女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

電子發(fā)燒友App

硬聲App

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>基于ASIC和VHDL語(yǔ)言實(shí)現(xiàn)成/解幀電路的設(shè)計(jì)

基于ASIC和VHDL語(yǔ)言實(shí)現(xiàn)成/解幀電路的設(shè)計(jì)

收藏

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦

C語(yǔ)言實(shí)現(xiàn):見縫插針游戲!代碼思路+源碼分享

見縫插圓我們昨天已經(jīng)用C語(yǔ)言實(shí)現(xiàn)了,今天將實(shí)現(xiàn)一個(gè)見縫插針的游戲。
2022-12-05 11:02:12463

VHDL語(yǔ)言實(shí)現(xiàn)數(shù)字電壓表

,舉例說明了利用VHDL語(yǔ)言實(shí)現(xiàn)數(shù)字系統(tǒng)的過程。  整個(gè)數(shù)字電壓表的硬件結(jié)構(gòu)如圖1所示。  工作時(shí),系統(tǒng)按一定的速率采集輸入的模擬電壓,經(jīng)ADC0804轉(zhuǎn)換為8位數(shù)字量,此8位數(shù)字量經(jīng)FPGA處理
2012-10-26 15:46:00

VHDL怎么實(shí)現(xiàn)減法運(yùn)算?

請(qǐng)教大家怎么用VHDL語(yǔ)言實(shí)現(xiàn)減法運(yùn)算?在FPGA設(shè)計(jì)時(shí)又該怎么操作呢?
2012-05-17 20:07:12

vhdl實(shí)現(xiàn)16進(jìn)制數(shù)與bcd的互相轉(zhuǎn)化?

求助各位大神如何把一個(gè)十六進(jìn)制的數(shù)轉(zhuǎn)化成相應(yīng)的bcd碼,又如何從bcd碼轉(zhuǎn)化成十六進(jìn)制 這個(gè)用vhdl語(yǔ)言實(shí)現(xiàn)?謝謝
2013-05-31 10:29:33

vhdl語(yǔ)言

如何用VHDL 語(yǔ)言實(shí)現(xiàn)右移位啊?求大神幫看看為什么實(shí)現(xiàn)不了右移位?library ieee;use ieee.std_logic_1164.all;use
2016-05-28 15:46:38

vhdl語(yǔ)言實(shí)例大全下載

vhdl語(yǔ)言實(shí)例大全下載 
2008-05-20 09:36:01

vhdl是什么

超高速集成電路硬件描述語(yǔ)言,主要是應(yīng)用在數(shù)字電路的設(shè)計(jì)中。它在中國(guó)的應(yīng)用多數(shù)是用在FPGA/CPLD/EPLD的設(shè)計(jì)中。當(dāng)然在一些實(shí)力較為雄厚的單位,它也被用來設(shè)計(jì)ASICVHDL主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)
2015-09-30 13:48:29

ADUC7061如何使用C語(yǔ)言實(shí)現(xiàn)EEPROM功能?

我使用ADUC7061做的信號(hào)采集,現(xiàn)在客戶需要實(shí)現(xiàn)EEPROM功能來保存3-5個(gè)數(shù)據(jù),請(qǐng)問如何使用C語(yǔ)言實(shí)現(xiàn)?不使用外部EEPROM 專用IC。
2024-01-12 06:56:45

C++語(yǔ)言實(shí)現(xiàn)火車排序功能.doc

C++語(yǔ)言實(shí)現(xiàn)火車排序功能.doc
2017-08-05 22:01:19

C語(yǔ)言實(shí)現(xiàn)FFT(快速傅里葉變換)

C語(yǔ)言實(shí)現(xiàn)FFT(快速傅里葉變換)
2013-10-25 21:33:41

C語(yǔ)言實(shí)現(xiàn)常用排序算法是什么?

C語(yǔ)言實(shí)現(xiàn)常用排序算法是什么?
2021-10-19 06:41:46

C語(yǔ)言實(shí)現(xiàn)數(shù)字信號(hào)處理算法

C語(yǔ)言實(shí)現(xiàn)數(shù)字信號(hào)處理算法
2012-08-16 23:17:38

C語(yǔ)言實(shí)現(xiàn)的泛型函數(shù)swap()

C語(yǔ)言實(shí)現(xiàn)的泛型函數(shù)swap():交換兩個(gè)變量中的數(shù)據(jù).
2022-01-20 07:10:47

CRC算法和c語(yǔ)言實(shí)現(xiàn)

CRC算法和c語(yǔ)言實(shí)現(xiàn)
2012-08-20 19:21:44

FPGA-VHDL

vhdl語(yǔ)言實(shí)現(xiàn)16位數(shù)據(jù)通信,求助!
2014-03-07 14:02:47

FPGA技術(shù)如何用VHDL語(yǔ)言實(shí)現(xiàn)8位RISC微處理器?

設(shè)計(jì)RISC微處理器需要遵循哪些原則?基于FPGA技術(shù)用VHDL語(yǔ)言實(shí)現(xiàn)的8位RISC微處理器
2021-04-13 06:11:51

PID控制算法的C語(yǔ)言實(shí)現(xiàn)(完整版)

PID控制算法的C語(yǔ)言實(shí)現(xiàn)(完整版)
2019-08-10 09:40:19

PID控制算法的C語(yǔ)言實(shí)現(xiàn)(完整版)

PID控制算法的C語(yǔ)言實(shí)現(xiàn)(完整版)
2020-02-06 17:08:52

PID控制算法的C語(yǔ)言實(shí)現(xiàn)(完整版)

PID控制算法的C語(yǔ)言實(shí)現(xiàn)(完整版)
2020-04-02 11:39:13

PID控制算法的C語(yǔ)言實(shí)現(xiàn)(完整版)

PID控制算法的C語(yǔ)言實(shí)現(xiàn)(完整版)
2020-05-01 11:03:55

SQL語(yǔ)言實(shí)現(xiàn)數(shù)據(jù)庫(kù)記錄的查詢

絕大部分DBMS都支持SQL語(yǔ)言,LabVIEW數(shù)據(jù)庫(kù)工具包實(shí)現(xiàn)的實(shí)質(zhì)也是基于SQL語(yǔ)言,它為不熟悉SQL語(yǔ)言的用戶把SQL語(yǔ)言封裝了起來,以方便他們使用。所以,我們也可以利用SQL語(yǔ)言實(shí)現(xiàn)數(shù)據(jù)庫(kù)記錄的查詢。
2014-07-01 21:25:32

凹槽凸輪輪廓線的解析設(shè)計(jì)及C語(yǔ)言實(shí)現(xiàn)

凹槽凸輪輪廓線的解析設(shè)計(jì)及C語(yǔ)言實(shí)現(xiàn)
2013-06-04 10:44:03

基于CPLD和FPGA的VHDL語(yǔ)言電路優(yōu)化設(shè)計(jì)

語(yǔ)言進(jìn)行CPLD/FPGA設(shè)計(jì)開發(fā),Altera和Lattice已經(jīng)在開發(fā)軟件方面提供了基于本公司芯片的強(qiáng)大開發(fā)工具。但由于VHDL設(shè)計(jì)是行為級(jí)設(shè)計(jì),所帶來的問題是設(shè)計(jì)者的設(shè)計(jì)思想與電路結(jié)構(gòu)相脫節(jié),而且
2019-06-18 07:45:03

基于FPGA的圖像邊緣檢測(cè)系統(tǒng)設(shè)計(jì),用VHDL語(yǔ)言實(shí)現(xiàn)該怎么做?

不知道有沒有大神做過:基于FPGA的圖像邊緣檢測(cè)系統(tǒng)設(shè)計(jì),用VHDL語(yǔ)言實(shí)現(xiàn)
2018-05-10 00:22:07

基于Proteus和C語(yǔ)言實(shí)現(xiàn)

基于Proteus和C語(yǔ)言實(shí)現(xiàn)一共四個(gè)題目,有沒有人愿意嘗試一下?
2021-07-14 06:20:45

如何使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)的十六路彩燈控制系統(tǒng)?

本文介紹應(yīng)用美國(guó)ALTERA公司的MAX+PLUSⅡ平臺(tái),使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)的十六路彩燈控制系統(tǒng)。
2021-04-19 07:43:57

如何使用C語(yǔ)言實(shí)現(xiàn)模糊PID控制?

如何使用C語(yǔ)言實(shí)現(xiàn)模糊PID控制?
2021-09-24 08:54:18

如何利用VHDL語(yǔ)言實(shí)現(xiàn)FPGA與單片機(jī)的串口異步通信電路

本文介紹利用VHDL語(yǔ)言實(shí)現(xiàn) FPGA與單片機(jī)的串口異步通信電路
2021-04-29 06:34:57

如何利用現(xiàn)成FPGA開發(fā)板進(jìn)行ASIC原型開發(fā)?

ASIC驗(yàn)證能夠采用的主要技術(shù)是什么?如何利用現(xiàn)成FPGA開發(fā)板進(jìn)行ASIC原型開發(fā)?
2021-05-08 07:51:04

如何利用FPGA和VHDL語(yǔ)言實(shí)現(xiàn)PCM碼的解調(diào)?

利用現(xiàn)場(chǎng)可編程門陣列(FPGA)和VHDL 語(yǔ)言實(shí)現(xiàn)了PCM碼的解調(diào),這樣在不改變硬件電路的情況下,能夠適應(yīng)PCM碼傳輸速率和結(jié)構(gòu)變化,從而正確解調(diào)數(shù)據(jù)。
2021-05-07 06:58:37

如何利用c語(yǔ)言實(shí)現(xiàn)中文“大”字的顯示?

如何利用c語(yǔ)言實(shí)現(xiàn)中文“大”字的顯示?
2021-11-02 06:25:39

如何用VHDL語(yǔ)言實(shí)現(xiàn)同步的設(shè)計(jì)?

同步是什么工作原理?如何用VHDL語(yǔ)言實(shí)現(xiàn)同步的設(shè)計(jì)?
2021-04-08 06:33:59

如何用VHDL語(yǔ)言實(shí)現(xiàn)電路圖邏輯關(guān)系

關(guān)于用QuartusⅡ軟件實(shí)現(xiàn)編程調(diào)試,用VHDL語(yǔ)言描述該邏輯關(guān)系。多次嘗試編寫,并不能準(zhǔn)確描述邏輯關(guān)系,以及進(jìn)行編程調(diào)試,對(duì)于vhdl語(yǔ)言不能準(zhǔn)確應(yīng)用,想請(qǐng)教一下結(jié)構(gòu)體的相關(guān)邏輯語(yǔ)言
2022-05-04 12:21:32

如何用C語(yǔ)言實(shí)現(xiàn)OOP編程?

老大看到OOP編程很好,就讓我學(xué),怎么用C語(yǔ)言實(shí)現(xiàn)OOP編程的,請(qǐng)大俠指點(diǎn)
2019-10-30 03:45:28

如何用C語(yǔ)言實(shí)現(xiàn)面向?qū)ο缶幊?/a>

如何設(shè)計(jì)一個(gè)E1成/器?

本文描述了E1 的基本結(jié)構(gòu),詳細(xì)介紹了E1 基本和CRC 復(fù)同步的算法,采用VHDL 語(yǔ)言對(duì)符 合G.704 和G.706 標(biāo)準(zhǔn)的成/電路進(jìn)行了RTL 描述,并最終得到ASIC 實(shí)現(xiàn)
2021-04-27 06:11:42

小白求助,求基于Proteus和C語(yǔ)言實(shí)現(xiàn)的程序和仿真

小白求助,求基于Proteus和C語(yǔ)言實(shí)現(xiàn)的程序和仿真
2021-10-19 06:20:34

應(yīng)用VHDL語(yǔ)言的FFT算法實(shí)現(xiàn)

應(yīng)用VHDL語(yǔ)言的FFT算法實(shí)現(xiàn)
2012-08-20 20:17:57

怎么設(shè)計(jì)優(yōu)化VHDL語(yǔ)言電路

什么是VHDLVHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著
2019-08-08 07:08:00

求助:如何用C語(yǔ)言實(shí)現(xiàn)直接尋址

如何用C語(yǔ)言實(shí)現(xiàn)直接尋址,就像匯編里面的mov 0x80,0x60
2014-05-13 16:39:17

用verilog語(yǔ)言實(shí)現(xiàn)電子鐘

各位大神求救啊用verilog語(yǔ)言實(shí)現(xiàn)電子鐘
2014-05-04 16:37:51

請(qǐng)問一下異步FIFO的VHDL實(shí)現(xiàn)方法

本文討論了在ASIC設(shè)計(jì)中數(shù)據(jù)在不同時(shí)鐘之間傳遞數(shù)據(jù)所產(chǎn)生的亞穩(wěn)態(tài)問題,并提出了一種新的異步FIFO的設(shè)計(jì)方法,并用VHDL語(yǔ)言進(jìn)行描述,利用Altera公司的Cyclone系列的EP1C6進(jìn)行硬件實(shí)現(xiàn),該電路軟件仿真和硬件實(shí)現(xiàn)已經(jīng)通過驗(yàn)證,并應(yīng)用到各種電路中。
2021-04-29 06:54:00

轉(zhuǎn):件演奏電路設(shè)計(jì)的實(shí)現(xiàn)(有完整的VHDL代碼)

VHDL語(yǔ)言實(shí)現(xiàn)樂曲演奏電路本程序是用VHDL對(duì)《梁祝協(xié)奏曲》中《化蝶》部分的樂曲電路實(shí)現(xiàn)
2011-08-18 10:31:53

VHDL語(yǔ)言描述數(shù)字系統(tǒng)

VHDL語(yǔ)言描述數(shù)字系統(tǒng):本章介紹用 VHDL 描述硬件電路的一些基本手段和基本方法。   VHDL 語(yǔ)言是美國(guó)國(guó)防部在 20 世紀(jì) 80 年代初為實(shí)現(xiàn)其高速集成電路計(jì)劃(VHSIC)而提出的
2009-09-01 09:02:4037

CRC算法原理及C語(yǔ)言實(shí)現(xiàn)

CRC算法原理及C語(yǔ)言實(shí)現(xiàn):本文從理論上推導(dǎo)出CRC 算法實(shí)現(xiàn)原理,給出三種分別適應(yīng)不同計(jì)算機(jī)或微控制器硬件環(huán)境的C 語(yǔ)言程序。讀者更能根據(jù)本算法原理,用不同的語(yǔ)言編寫出獨(dú)特
2009-09-23 23:38:5031

VHDL 語(yǔ)言程序的元素

VHDL 語(yǔ)言程序的元素:本章主要內(nèi)容:􀁺VHDL語(yǔ)言的對(duì)象􀁺VHDL語(yǔ)言的數(shù)據(jù)類型􀁺VHDL語(yǔ)言的運(yùn)算符􀁺VHDL語(yǔ)言的標(biāo)識(shí)符􀁺VHDL語(yǔ)言的詞法單元
2009-09-28 14:32:2141

用JAVA語(yǔ)言實(shí)現(xiàn)RSA公鑰密碼算法

用JAVA語(yǔ)言實(shí)現(xiàn)RSA公鑰密碼算法:本文闡述了公開密鑰密碼體制RSA算法的原理及實(shí)現(xiàn)技術(shù)。并在此基礎(chǔ)上,給出了JAVA語(yǔ)言實(shí)現(xiàn)的RSA算法源代碼。關(guān)鍵詞:ILSA體制;公鑰;密鑰
2010-02-10 10:27:1558

VHDL密碼控制系統(tǒng)的設(shè)計(jì)

闡述密碼控制設(shè)計(jì)的基本原理。介紹了VHDL語(yǔ)言的特點(diǎn)以及基本的語(yǔ)法結(jié)構(gòu)。在MAX+plusⅡ開發(fā)軟件環(huán)境下,利用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)密碼控制系統(tǒng)設(shè)計(jì),并對(duì)其系統(tǒng)各個(gè)模塊進(jìn)行仿真
2010-12-16 16:10:370

VHDL語(yǔ)言實(shí)現(xiàn)3分頻電路

VHDL語(yǔ)言實(shí)現(xiàn)3分頻電路 標(biāo)簽/分類: 眾所周知,分頻器是FPGA設(shè)計(jì)中使用頻率非常高的基本設(shè)計(jì)之一,盡管在目前大部分設(shè)計(jì)中,廣泛使用芯片廠家集成的鎖相
2007-08-21 15:28:165527

用C語(yǔ)言實(shí)現(xiàn)FFT算法

用C語(yǔ)言實(shí)現(xiàn)FFT算法 /*****************fft programe*********************/#include "typedef.h" #include "math.h" struct compx EE(struct compx
2008-10-30 13:39:566179

VHDL語(yǔ)言的組合電路設(shè)計(jì)

實(shí)驗(yàn)八、VHDL語(yǔ)言的組合電路設(shè)計(jì)一? 實(shí)驗(yàn)?zāi)康?掌握VHDL語(yǔ)言的基本結(jié)構(gòu)及設(shè)計(jì)的輸入方法。2掌握VHDL語(yǔ)言的組合電路設(shè)計(jì)方法。二? 實(shí)驗(yàn)設(shè)備與儀器
2009-03-13 19:26:582368

VHDL語(yǔ)言在FPGA/CPLD開發(fā)中的應(yīng)用?

【摘 要】 通過設(shè)計(jì)實(shí)例詳細(xì)介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語(yǔ)言開發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL語(yǔ)言相比,使用VHDL語(yǔ)言的優(yōu)越性。
2009-05-10 19:47:301111

VHDL語(yǔ)言實(shí)現(xiàn)3分頻電路(占空比為2比1)

VHDL語(yǔ)言實(shí)現(xiàn)3分頻電路(占空比為2比1) 分頻器是FPGA設(shè)計(jì)中使用頻率非常高的基本設(shè)計(jì)之一,盡管在目前大部分設(shè)計(jì)中,廣泛使用芯片廠家集成的鎖
2009-06-22 07:46:337831

Verilog HDL語(yǔ)言實(shí)現(xiàn)時(shí)序邏輯電路

Verilog HDL語(yǔ)言實(shí)現(xiàn)時(shí)序邏輯電路 在Verilog HDL語(yǔ)言中,時(shí)序邏輯電路使用always語(yǔ)句塊來實(shí)現(xiàn)。例如,實(shí)現(xiàn)一個(gè)帶有異步復(fù)位信號(hào)的D觸發(fā)器
2010-02-08 11:46:434468

采用CPLD/FPGA的VHDL語(yǔ)言電路優(yōu)化原理設(shè)計(jì)

采用CPLD/FPGA的VHDL語(yǔ)言電路優(yōu)化原理設(shè)計(jì) VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標(biāo)準(zhǔn)硬件描述語(yǔ)言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起
2010-03-19 11:38:022318

VHDL語(yǔ)言在狀態(tài)機(jī)電路中的設(shè)計(jì)

簡(jiǎn)要介紹了 VHDL 語(yǔ)言進(jìn)行工程設(shè)計(jì)的優(yōu)點(diǎn),并詳細(xì)說明了利用VHDL語(yǔ)言設(shè)計(jì)狀態(tài)機(jī)電電路的過程,最后進(jìn)行了仿真,仿真結(jié)果證明該設(shè)計(jì)能夠實(shí)現(xiàn)狀態(tài)機(jī)電路的功能。
2011-07-18 10:31:2083

基于CPLD的VHDL語(yǔ)言數(shù)字鐘(含秒表)設(shè)計(jì)

利用一塊芯片完成除時(shí)鐘源、按鍵、揚(yáng)聲器和顯示器(數(shù)碼管)之外的所有數(shù)字電路功能。所有數(shù)字邏輯功能都在CPLD器件上用VHDL語(yǔ)言實(shí)現(xiàn)。這樣設(shè)計(jì)具有體積小、設(shè)計(jì)周期短(設(shè)計(jì)過
2011-09-27 15:08:56366

51系列單片機(jī)中模擬串行口的C語(yǔ)言實(shí)現(xiàn)_栗小寬

5 1 系列單片機(jī)中模擬串行口的C 語(yǔ)言實(shí)現(xiàn).pdf
2015-10-29 11:34:194

DSP算法的c語(yǔ)言實(shí)現(xiàn)

DSP算法的c語(yǔ)言實(shí)現(xiàn),又需要的朋友下來看看。
2016-05-09 10:59:260

FM收音機(jī)的解碼及控制器VHDL語(yǔ)言實(shí)現(xiàn)

Xilinx FPGA工程例子源碼:FM收音機(jī)的解碼及控制器VHDL語(yǔ)言實(shí)現(xiàn)
2016-06-07 14:13:4311

卡爾曼濾波算法C語(yǔ)言實(shí)現(xiàn)

卡爾曼濾波算法C語(yǔ)言實(shí)現(xiàn) 可以運(yùn)行STM32 和 arduino上 已測(cè)試成功
2016-09-27 16:34:1667

PID控制算法的C語(yǔ)言實(shí)現(xiàn)(完整版)

PID控制算法的C語(yǔ)言實(shí)現(xiàn)一 PID算法原理
2016-11-05 15:45:140

C++語(yǔ)言實(shí)現(xiàn)火車排序功能

C++語(yǔ)言實(shí)現(xiàn)火車排序功能
2017-01-05 11:27:102

關(guān)于通過FPGA中VHDL語(yǔ)言實(shí)現(xiàn)ALU的功能設(shè)計(jì)詳解

目前許多FPGA的邏輯資源(LE)都已超過1萬門,使得片上可編程系統(tǒng)SOPC已經(jīng)成為可能。算術(shù)邏輯單元ALU應(yīng)用廣泛,是片上可編程系統(tǒng)不可或缺的一部分。利用VHDL語(yǔ)言在FPGA芯片上設(shè)計(jì)ALU的研究較少,文中選用FPGA來設(shè)計(jì)32位算術(shù)邏輯單元ALU,通過VHDL語(yǔ)言實(shí)現(xiàn)ALU的功能。
2018-07-22 11:22:006949

硬件描述語(yǔ)言VHDL優(yōu)點(diǎn)及缺點(diǎn)

1987年, VHDL被正式確定為IEEE 1076標(biāo)準(zhǔn)。 VHDL是一種強(qiáng)類型語(yǔ)言, 具有豐富的表達(dá)能力, 可使各種復(fù)雜度(系統(tǒng)級(jí)、 電路板級(jí)、 芯片級(jí)、 門級(jí))的電路網(wǎng)絡(luò)在同一抽象程度上被描述
2018-03-30 11:20:159

4個(gè)重要算法C語(yǔ)言實(shí)現(xiàn)源代碼

4個(gè)重要算法C語(yǔ)言實(shí)現(xiàn)源代碼
2018-06-10 08:00:0012

使用C語(yǔ)言實(shí)現(xiàn)靜態(tài)網(wǎng)頁(yè)的代碼免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是使用C語(yǔ)言實(shí)現(xiàn)靜態(tài)網(wǎng)頁(yè)的代碼免費(fèi)下載。
2019-11-22 16:20:152

使用C++語(yǔ)言實(shí)現(xiàn)的解題的實(shí)例說明

本文檔的主要內(nèi)容詳細(xì)介紹的是使用C++語(yǔ)言實(shí)現(xiàn)的解題的實(shí)例說明。
2020-04-21 11:50:456

vhdl語(yǔ)言的操作符_vhdl語(yǔ)言有什么用

VHDL是一種用來描述數(shù)字邏輯系統(tǒng)的“編程語(yǔ)言”。它通過對(duì)硬件行為的直接描述來實(shí)現(xiàn)對(duì)硬件的物理實(shí)現(xiàn),代表了當(dāng)今硬件設(shè)計(jì)的發(fā)展方向。VHDL是為了滿足邏輯設(shè)計(jì)過程中的各種需求而設(shè)計(jì)的。
2020-04-23 15:51:032362

什么是vhdl語(yǔ)言_簡(jiǎn)述vhdl語(yǔ)言的特點(diǎn)

什么是vhdl語(yǔ)言 VHDL 的英文全名是VHSIC Hardware Description Language(VHSIC硬件描述語(yǔ)言)。VHSIC是Very High Speed
2020-04-23 15:58:4910242

使用Quartus和VHDL語(yǔ)言實(shí)現(xiàn)的LPC時(shí)序的工程文件

本文檔的主要內(nèi)容詳細(xì)介紹的是使用Quartus和VHDL語(yǔ)言實(shí)現(xiàn)的LPC時(shí)序的工程文件免費(fèi)下載。
2020-09-18 16:49:0020

基于VHDL硬件描述語(yǔ)言實(shí)現(xiàn)CPSK調(diào)制的程序及仿真

本文檔的主要內(nèi)容詳細(xì)介紹的是基于VHDL硬件描述語(yǔ)言實(shí)現(xiàn)CPSK調(diào)制的程序及仿真。
2021-01-19 14:34:1511

使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)基帶信號(hào)的MASK調(diào)制的程序與仿真

本文檔的主要內(nèi)容詳細(xì)介紹的是使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)基帶信號(hào)的MASK調(diào)制的程序與仿真。
2021-01-19 14:34:1713

使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)基帶信號(hào)的MFSK調(diào)制的程序與仿真

本文檔的主要內(nèi)容詳細(xì)介紹的是使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)基帶信號(hào)的MFSK調(diào)制的程序與仿真。
2021-01-19 14:34:194

如何使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)基帶信號(hào)的MPSK調(diào)制

本文檔的主要內(nèi)容詳細(xì)介紹的是如何使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)基帶信號(hào)的MPSK調(diào)制。
2021-01-19 14:34:212

使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)基帶碼發(fā)生器的程序設(shè)計(jì)與仿真

本文檔的主要內(nèi)容詳細(xì)介紹的是使用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)基帶碼發(fā)生器的程序設(shè)計(jì)與仿真免費(fèi)下載。
2021-01-20 13:44:1611

使用單片機(jī)實(shí)現(xiàn)串口通訊的C語(yǔ)言實(shí)驗(yàn)文件

本文檔的主要內(nèi)容詳細(xì)介紹的是使用單片機(jī)實(shí)現(xiàn)串口通訊的C語(yǔ)言實(shí)驗(yàn)文件
2021-03-25 14:53:245

深度解讀VHDL語(yǔ)言的卷積碼和Viterbi譯碼的實(shí)現(xiàn)

介紹并用VHDL語(yǔ)言實(shí)現(xiàn)了卷積編碼和維特比譯碼。根據(jù)編碼器特征設(shè)計(jì)了一種具有針對(duì)性的簡(jiǎn)潔的維特比譯碼器結(jié)構(gòu),
2021-05-12 15:22:412112

CRC校驗(yàn)算法原理及c語(yǔ)言實(shí)現(xiàn)

CRC校驗(yàn)算法原理及c語(yǔ)言實(shí)現(xiàn)
2021-11-30 10:04:078

累加校驗(yàn)和C語(yǔ)言實(shí)現(xiàn)

累加校驗(yàn)和C語(yǔ)言實(shí)現(xiàn)
2021-11-29 18:06:1110

怎么用C語(yǔ)言實(shí)現(xiàn)多態(tài)

這里我想主要介紹下在C語(yǔ)言中是如何實(shí)現(xiàn)的面向?qū)ο蟆V懒薈語(yǔ)言實(shí)現(xiàn)面向?qū)ο蟮姆绞剑覀冊(cè)俾?lián)想下,C++中的class的運(yùn)行原理是什么?
2022-10-12 09:12:271578

C語(yǔ)言實(shí)現(xiàn)《別碰白塊》小游戲!全部代碼+思路注釋

今天我們將用C語(yǔ)言實(shí)現(xiàn)一個(gè)小球跳躍躲避方塊的游戲。
2022-12-08 09:06:34702

基于VHDL語(yǔ)言實(shí)現(xiàn)遠(yuǎn)程防盜報(bào)警設(shè)計(jì)

電子發(fā)燒友網(wǎng)站提供《基于VHDL語(yǔ)言實(shí)現(xiàn)遠(yuǎn)程防盜報(bào)警設(shè)計(jì).pdf》資料免費(fèi)下載
2023-11-08 14:33:110

已全部加載完成