女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

企業號介紹

全部
  • 全部
  • 產品
  • 方案
  • 文章
  • 資料
  • 企業

深圳芯領航科技有限公司

宇航級和工業級電子元器件一站式芯片供應商,產品運用航空航天,衛星通訊,工業通訊,醫療器械等,共同一芯,合作共贏

2.1k 內容數 19w+ 瀏覽量 27 粉絲

AD6642BBCZ 一款11位、200 MSPS、雙通道中頻(IF)接收機

型號: AD6642BBCZ
品牌: ADI(ADI)

--- 產品參數 ---

  • 工作溫度 -40 ℃~85 ℃

--- 產品詳情 ---

AD6642是一款11位、200 MSPS、雙通道中頻(IF)接收機,專門針對要求高動態范圍性能、低功耗和小尺寸的電信應用中支持多通道系統而設計。

該器件包括兩個高性能模數轉換器(ADC)和噪聲整形再量化器(NSR)數字模塊。各ADC采用多級、差分流水線架構,并集成了輸出糾錯邏輯。ADC差分流水線的第一級包含一個寬帶寬開關電容采樣網絡。集成基準電壓源可簡化設計。占空比穩定器(DCS)補償ADC時鐘占空比的波動,使轉換器保持出色的性能。

各ADC的輸出內部連接到NSR模塊。集成NSR電路能夠提高奈奎斯特帶寬內較小頻段的信噪比(SNR)性能。該器件支持兩種不同的輸出模式,通過外部MODE引腳或SPI可以選擇輸出模式。

如果使能NSR特性,則在處理ADC的輸出時,AD6642可以在有限的部分奈奎斯特帶寬內實現更高的SNR性能,同時保持11位輸出分辨率。可以對NSR模塊進行編程,以提供采樣時鐘22%或33%的帶寬。例如,當采樣時鐘速率為185 MSPS時,在22%模式下,AD6642可以在40 MHz帶寬內實現最高75.5 dBFS的SNR; 在33%模式下,它可以在60 MHz帶寬內實現最高73.7 dBFS的SNR。

如果禁用NSR模塊,則ADC數據直接以11位的分辨率提供給輸出端。這種工作模式下,AD6642能夠在整個奈奎斯特帶寬內實現最高66.5 dBFS的SNR。因此,AD6642可以用于電信應用,例如要求更寬帶寬的數字預失真觀測路徑。

經過數字信號處理后,多路復用輸出數據路由至兩個11位輸出端口,最大數據速率為400 Mbps (DDR)。這些輸出設置為1.8 V LVDS,支持ANSI-644電平。AD6642接收機能夠對很寬的中頻頻譜進行數字化處理。各接收機設計用于同步接收不同的天線。該IF采樣架構與傳統的模擬技術或較低集成度的數字方法相比,能大幅度降低器件的成本和復雜度。

靈活的關斷選項可以明顯降低功耗。器件設置與控制的編程利用三線式SPI兼容型串行接口來完成;該接口提供多種工作模式,支持電路板級系統測試。AD6642采用144引腳無鉛10 mm × 10 mm芯片級球柵陣列(CSP_BGA)封裝,符合RoHS標準,額定溫度范圍為?40°C至+85°C工業溫度范圍。

 

特性

每個通道11位、200 MSPS輸出數據速率

集成噪聲整形再量化器(NSR)

使能NSR時的性能 SNR:75.5 dBFS(40 MHz帶寬,最高70 MHz,185 MSPS) SNR: 73.7 dBFS(60 MHz帶寬,最高70 MHz,185 MSPS)

禁用NSR時的性能 SNR:66.5 dBFS(最高70 MHz,185 MSPS) SFDR: 83 dBc(最高70 MHz,185 MSPS)

低功耗:0.62 W (185 MSPS)

1.8 V模擬電源供電

1.8 V LVDS(ANSI-644電平)輸出

1至8整數時鐘分頻器

ADC內部基準電壓源

模擬輸入范圍:1.75 V p-p(可編程至2 V p-p)

差分模擬輸入、800 MHz帶寬

 

應用

通信

分集無線電和智能天線(MIMO)系統

多模式數字接收器(3G)

WCDMA、LTE、CDMA2000

WiMAX、TD-SCDMA

I/Q解調系統

通用軟件無線電

為你推薦

  • 功率器件的主要用途和應用場景有哪些?2023-08-31 15:05

    功率器件是電子設備中的重要組成部分,它們能夠控制電流和電壓,實現電能的轉換和控制。 功率器件廣泛應用于各種電子設備中,如電源、電動機驅動、照明、通信、醫療、 工業自動化等 領域。下面將介紹功率器件在不同應用場景中的應用。
    4017瀏覽量
  • XILINX FPGA簡介-型號系列分類參考2023-03-10 16:22

    XILINX FPGA簡介-型號系列分類參考 FPGA(Field Programmable Gate Array)是在PAL (可編程陣列邏輯)、GAL(通用陣列邏輯)等可編程器件的基礎上進一步發展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門電路數有限的缺點