全球第一代高性價(jià)比的可運(yùn)行Linux的
RISC-V單板計(jì)算機(jī),采用64位
RISC-V雙核
處理器,擁有8GB內(nèi)存和豐富的原生接口,給予開發(fā)者極高的自由去創(chuàng)新。 [/url]掃碼申請(qǐng)開發(fā)板 申請(qǐng)?jiān)囉?/div>
2022-04-14 15:17:42
盡快聯(lián)系我們!另外,研討會(huì)的PPT也已經(jīng)開放下載了!開源指令集架構(gòu)(ISA) RISC-V近年迅速興起,并躍為新一代主流嵌入式處理器技術(shù),生態(tài)系蓬勃發(fā)展,特別適合AI、IoT、5G等新興應(yīng)用。 晶心
2021-08-18 13:55:33
?。 前云天勵(lì)飛市場中心總經(jīng)理;前SiFive China市場開發(fā)總監(jiān);前國科微電?副總裁;前全志科技營銷總監(jiān)等。議題四擴(kuò)展RISC-V 的芯邊界-Andes最新的處理器核介紹RISC-V國際協(xié)會(huì)自
2023-01-06 14:27:42
、低成本、低功耗的物聯(lián)網(wǎng)芯片,比 ESP8266 尺寸更小,性能更強(qiáng)。它搭載 RISC-V 32 位單核處理器,內(nèi)置 272 KB SRAM (16 KB 專用于 cache) 和 576 KB
2023-01-10 15:34:29
,然后返回到內(nèi)存中。RISC-V 和 ARM 都支持 32 位或 64 位指令集。
二、RISC-V 和 ARM 的區(qū)別
盡管 RISC-V 和 ARM 處理器技術(shù)的功能相似,但也有顯著區(qū)別。
1.
2023-06-21 20:31:32
RISC-V是一種開放式ISA(指令集體系結(jié)構(gòu)),為處理器體系結(jié)構(gòu)的創(chuàng)新開創(chuàng)了新紀(jì)元。RISC-V基金會(huì)由325多家成員公司組成。這是該技術(shù)的主要優(yōu)勢。軟件架構(gòu)師/固件工程師/軟件開發(fā)
2020-07-27 17:38:30
siFive搞RISC-V
賽昉搞RISC-V
香山搞RISC-V
到底什么是RISC-V?
先不問有什么用,RISC-V目前的能力來說,工業(yè)有沒有可能?
2024-02-02 10:41:21
什么是RISC-V?RISC-V指令具有哪些特點(diǎn)應(yīng)用?自己怎么才能設(shè)計(jì)出設(shè)計(jì)一套指令集?
2021-10-14 09:05:03
來源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個(gè)從零開始寫的極簡易懂的RISC-V處理器核從零開始寫RISC-V處理器之一 前言從零開始寫RISC-V處理器
2022-08-22 18:25:55
來源:liangkangnan的博客更新于 2021-01-31tinyriscv 一個(gè)從零開始寫的極簡易懂的RISC-V處理器核從零開始寫RISC-V處理器之一 前言從零開始寫RISC-V處理器
2022-08-23 15:05:44
分析/監(jiān)控工具成了處理器開發(fā)時(shí)必不可少的軟件。盡管RISC-V的ISA規(guī)范已經(jīng)定義了硬件性能監(jiān)控(HPM),但總體支持程度上仍未完善。就以Linux上的性能分析工具Perf為例,該工具可以借助PMU
2021-12-27 08:00:00
近日,網(wǎng)絡(luò)上出現(xiàn)對(duì)RISC-V與開源處理器存在誤讀的文章,讓一些讀者產(chǎn)生困惑。本文將對(duì)處理器的指令集、微架構(gòu)實(shí)現(xiàn)與開源模式等概念以及和RISC-V的聯(lián)系等進(jìn)行解讀,希望能幫助廣大讀者更好地理
2020-06-22 16:47:55
請(qǐng)教各位前輩,最近貌似RISC-V比較熱門,那么RISC-V是什么時(shí)候出現(xiàn)的?應(yīng)該不會(huì)很久吧?RISC-V的指令集有多少條呢?
2023-04-14 21:46:30
0 RISC-V和其他開放架構(gòu)有何不同如果僅從“免費(fèi)”或“開放”這兩點(diǎn)來評(píng)判,RISC-V架構(gòu)并不是第一個(gè)做到免費(fèi)或開放的處理器架構(gòu)。在開始之前,我們先通過論述幾個(gè)具有代表性的開放架構(gòu),來分析
2021-07-26 06:58:42
日本瑞薩電子提供的 RZ / Five MPU 處理器,以及晶心科技的 RISC-V AndesCore AX45MP 單核芯片,主頻達(dá) 1.0 GHz。此外,該機(jī)內(nèi)置 1GB 內(nèi)存,可選配 16GB
2023-06-09 16:36:30
基于 RISC-V 處理器的開發(fā)板。LoFive FE310 開發(fā)板GroupGets LLC 的 LoFive-R1 開發(fā)板正是其中之一(圖 1)。首先,LoFive R1 包含的 RISC-V
2020-08-21 18:35:32
領(lǐng)域。2021年4月,全志推出D1-H芯片,其是全球首顆量產(chǎn)的搭載平頭哥玄鐵906 RISC-V的應(yīng)用處理器,為萬物互聯(lián)AIoT時(shí)代提供了新的智能關(guān)鍵芯片。D1-H搭載了阿里平頭哥64位C906核心
2022-06-20 10:24:47
CSR簡介RISC-V 架構(gòu)的控制和狀態(tài)寄存器(Control and Status Register, CSR),用于配置或記錄一些處理器核的運(yùn)行狀態(tài)。CSR寄存器是處理器核內(nèi)部的寄存器,使用其
2022-08-25 15:51:38
想入門RISC-V嵌入式不知如何下手?已經(jīng)買了RV-STAR板子卻仍然毫無頭緒?RISC-V嵌入式課程早春營,here we come!老板說上一個(gè)開課通知早春營|《RISC-V處理器嵌入...
2022-01-07 07:27:55
RISC-V指令集體系結(jié)構(gòu)(ISA)易于擴(kuò)展,并且沒有指定關(guān)于特定RISC-V微控制器或片上系統(tǒng)(SoC)實(shí)現(xiàn)的所有內(nèi)容。因此,F(xiàn)reeRTOS RISC-V移植也是可擴(kuò)展的-它提供了一個(gè)處理所有
2019-11-29 15:54:41
、提交兩條指令。采用的是Gshare分支預(yù)測機(jī)制。(3)HwachaHwacha是由UCB開發(fā)的一款向量處理器,UCB將Hwacha作為RISC-V的一個(gè)非標(biāo)準(zhǔn)擴(kuò)展Xhwacha,已經(jīng)以28nm
2020-07-27 18:09:27
RISC-V中***會(huì)(RISC-V World Conference China)將于2021年6月21日至27日在上海科技大學(xué)舉辦。活動(dòng)持續(xù)一周時(shí)間,預(yù)計(jì)超過1000人參會(huì)、線上超過10000人參與、參展
2021-06-21 14:26:15
(DDR 等標(biāo)準(zhǔn)從一開始就是開放的,且不斷升級(jí),RISC-V 的 ISA 標(biāo)準(zhǔn)也是開放和不斷衍進(jìn))。當(dāng)然,由于處理器內(nèi)核是最復(fù)雜且軟硬件綜合一體的 IP,所以相比普通的接口類標(biāo)準(zhǔn),還有其特殊性和顯著性
2020-07-27 17:50:25
開發(fā)出商用的RISC-V處理器還需要哪些開發(fā)工具和環(huán)境?
處理器是軟硬件的交匯點(diǎn),所以必須有完善的編譯器、開發(fā)工具和軟件開發(fā)環(huán)境(IDE),處理器內(nèi)核才能夠被用戶順利使用起來。目前RISC-V具有
2023-11-18 06:05:15
使用,同時(shí)也容許企業(yè)添加自有指令集拓展而不必開放共享以實(shí)現(xiàn)差異化發(fā)展。 架構(gòu)簡單 RISC-V架構(gòu)秉承簡單的設(shè)計(jì)哲學(xué)。體現(xiàn)為: 在處理器領(lǐng)域,主流的架構(gòu)為x86與ARM架構(gòu)。x86與ARM架構(gòu)的發(fā)展的過程
2023-03-19 10:52:16
,相關(guān)的編譯器、開發(fā)工具和軟件開發(fā)環(huán)境(IDE)以及其他生態(tài)要素還在積極建設(shè)當(dāng)中。但是中國本土RISC-V的生態(tài)培育近幾年明顯提速,目前已初見成效。RISC-V生態(tài)鏈條的參與者也逐漸多元化,其中IP環(huán)節(jié)
2023-04-14 22:22:10
有推薦的 RISC-V 模擬器嗎?
2023-04-15 23:43:52
接觸了很多RISC-V的芯片,一直在應(yīng)用層使用,沒有對(duì)底層進(jìn)行了解,有沒有RISC-V底層的解析?
2023-03-22 22:59:58
各位開發(fā)者們豐富的學(xué)習(xí)資源。為了方便大家獲取資料,現(xiàn)在只需掃描下面海報(bào)二維碼并回復(fù)關(guān)鍵字 “教程” 即可獲取大神資料,趕快掃碼領(lǐng)取吧!2、從零開始寫RISC-V處理器之四 實(shí)踐篇推薦理由:這里只介紹
2022-08-23 10:08:51
比科奇宣布采用晶心科技32位RISC-V處理器核心AndesCore? N25F,并搭配其AE350周邊平臺(tái),打造5G小基站分布式單位(Distributed Unit)系統(tǒng)級(jí)芯片。比科奇為5G
2020-10-13 16:39:24
協(xié)處理器進(jìn)行g(shù)pio操作,執(zhí)行完成后 ULP RISC-V 協(xié)處理器退出,等待下一個(gè)ULP喚醒周期。可當(dāng)在主MCU程序中使能 esp_sleep_enable_ulp_wakeup() 函數(shù)后,每當(dāng)
2023-02-09 06:52:26
大旗下面,構(gòu)成了一個(gè)反ARM處理器聯(lián)盟。中天微,晶芯科技,SiFive都推出了自己的RISC-V授權(quán)業(yè)務(wù)。這也反映出這些年ARM的傲慢和不思進(jìn)取。自從智能手機(jī)興起,ARM走上了快車道,賺錢不少,影響力也
2018-09-11 17:44:01
的處理器。目前,伯克利研究團(tuán)隊(duì)已經(jīng)完成了基于RISC-V指令集的順序執(zhí)行的64位處理器核心(代號(hào)為Rocket),并前后基于45nm與28nm工藝進(jìn)行了12次流片。Rocket芯片主頻1GHz,與ARM
2020-08-02 11:50:33
,但在單片機(jī)和FPGA方面,它已經(jīng)取得了良好的開端。在商業(yè)落地方面,也開始應(yīng)用在物聯(lián)網(wǎng)安全、工業(yè)控制等領(lǐng)域。去年5月,平頭哥發(fā)布基于玄鐵C906處理器的RVB-D1生態(tài)開發(fā)板,并推向RISC-V
2022-03-22 16:17:10
注意:本文中將會(huì)多次出現(xiàn)“RISC處理器”或“RISC架構(gòu)”以及“RISC-V處理器”或“RISC-V架構(gòu)”等關(guān)鍵詞。請(qǐng)初學(xué)者務(wù)必注意加以區(qū)別:RISC表示精簡指令集(Reduced
2020-07-27 17:47:26
和優(yōu)化以及GRUB的適配和優(yōu)化。王雷表示,智研院的工作填補(bǔ)RISC-V在服務(wù)器固件領(lǐng)域接近空白的狀態(tài)。向量化加速可以大幅提高計(jì)算性能,尤其是科學(xué)計(jì)算和數(shù)據(jù)密集型的應(yīng)用,對(duì)于RISC-V架構(gòu)的處理器
2023-03-03 16:45:47
精簡指令集計(jì)算機(jī)。RISC-V是基于RISC原理建立的免費(fèi)開放指令集架構(gòu)(ISA),V是羅馬字母,代表第五代RISC(精簡指令集計(jì)算機(jī)),可讀作RISC-FIVE。通過開放式標(biāo)準(zhǔn)協(xié)作實(shí)現(xiàn)處理器創(chuàng)新的新時(shí)代
2019-07-29 07:57:16
我非常想了解如果想設(shè)計(jì)一個(gè)類似risc-v的處理器,整個(gè)開發(fā)流程是怎樣的?
2023-12-09 18:39:01
如題,現(xiàn)在risc-v發(fā)展的如此迅猛,不知道這些處理器主要應(yīng)用在哪些行業(yè)比較多呢?
2023-12-09 18:37:01
我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過ADC來讀取外部器件的數(shù)據(jù)。
2023-02-13 06:34:36
我在ULP RISC-V協(xié)處理器的例程中,沒有發(fā)現(xiàn)有對(duì)ADC的操作,請(qǐng)問RISC-V協(xié)處理器目前還不支持嗎?使用的IDF版本為4.4.2。我想在ULP模式下,通過ADC來讀取外部器件的數(shù)據(jù)。
2023-03-06 06:33:44
是由美國伯克利大學(xué)的 Krest 教授及其研究團(tuán)隊(duì)提出的,當(dāng)時(shí)提出的初衷是為了計(jì)算機(jī)/電子類方向的學(xué)生做課程實(shí)踐服務(wù)的。由于這是伯克利大學(xué)研究并流片的第五代RISC架構(gòu)處理器,因此就命名為RISC-V
2023-09-28 11:58:35
本帖最后由 余一yui 于 2023-4-26 10:44 編輯
《玄鐵RISC-V處理器入門與實(shí)戰(zhàn)》是一本介紹開源ISA(指令集架構(gòu))RISC-V的電子書。RISC-V是由加州大學(xué)伯克利分校
2023-04-12 11:16:58
10月19日,在2021云棲大會(huì)上,阿里云智能總裁張建鋒宣布,平頭哥開源玄鐵RISC-V系列處理器,并開放系列工具及系統(tǒng)軟件。這是系列處理器與基礎(chǔ)軟件的首次全棧開源,將推動(dòng)RISC-V架構(gòu)走向成熟
2021-10-20 14:09:00
https://github.com/JiaoXianjun/XiangShan談到RISC-V,應(yīng)該都會(huì)想到香山處理器。其經(jīng)歷了幾代的演進(jìn),性能越來越高。采用Chisel Rocketchip框架,能夠方便的定制屬于你的RISC-V處理器。對(duì)此,你有什么看法?
2023-04-14 15:51:59
具有 512 位 SIMD 寬度和 512 位矢量長度的 NX27V 處理器能夠?qū)崿F(xiàn) 96 倍的加速,僅執(zhí)行用于 MobileNet-v1 推理的 RISC-V 基線擴(kuò)展。
2022-07-04 11:01:41
1287 然而去年9月份,RISC-V向量擴(kuò)展(RVV)1.0的正式推出讓RISC-V開始在通用計(jì)算和AI領(lǐng)域有了更大發(fā)揮空間,比如GCC和LLVM這兩大著名編譯器都已經(jīng)支持RVV匯編等。RISC-V的GPU也開始因此冒頭,甚至不少都是開源的,比如去年的Vortex等。
2022-08-26 09:25:52
1225
評(píng)論