時序邏輯電路是數字邏輯電路的重要組成部分,時序邏輯電路又稱時序電路,主要由存儲電路和組合邏輯電路兩部分組成。它和我們熟悉的其他電路不同,其在任何一個時刻的輸出狀態由當時的輸入信號和電路原來的狀態共同決定,而它的狀態主要是由存儲電路來記憶和表示的。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
FPGA
+關注
關注
1643文章
21954瀏覽量
613867 -
存儲
+關注
關注
13文章
4499瀏覽量
87048 -
時序
+關注
關注
5文章
397瀏覽量
37770
發布評論請先 登錄
相關推薦
熱點推薦
FPGA與數字邏輯電路的區別
FPGA則應該理解為可用電腦編輯的數字邏輯電路集成芯片,其實是在描繪一個數字邏輯電路。關于兩者的區別在于以下:1、速度上(兩者最大的差別)因
發表于 07-13 08:43
組合邏輯電路和時序邏輯電路比較_組合邏輯電路和時序邏輯電路有什么區別
組合邏輯電路和時序邏輯電路都是數字電路,組合邏輯電路在邏輯功能上的特點是任意時刻的輸出僅僅取決于
發表于 01-30 17:26
?9.4w次閱讀

評論