Xilinx 全新 16 納米及 20 納米 UltraScale? 系列基于首款架構(gòu),不僅覆蓋從平面到 FinFET 技術(shù)乃至更高技術(shù)的多個節(jié)點,同時還可從單片 IC 擴展至 3D IC。在 20 納米技術(shù)領(lǐng)域,Xilinx 率先推出了首款 ASIC-Class 架構(gòu),不僅支持數(shù)百 Gb 級的系統(tǒng)性能,在全線路速度下支持智能處理,而且還可擴展至 Tb 和 Tf 級別。在 16 納米工藝方面,UltraScale+ 系列將全新存儲器、3D-on-3D 和多處理 SoC (MPSoC) 技術(shù)進行完美結(jié)合,可實現(xiàn)領(lǐng)先一代的價值。
觀看本視頻,了解和學(xué)習(xí)如何在您的下一代設(shè)計中使用賽靈思UltraScale架構(gòu)FPGA解決您的功耗問題,并提供更多的性能提升空間。
-
IC
+關(guān)注
關(guān)注
36文章
6093瀏覽量
178325 -
存儲器
+關(guān)注
關(guān)注
38文章
7632瀏覽量
166360 -
賽靈思
+關(guān)注
關(guān)注
33文章
1795瀏覽量
132107
發(fā)布評論請先 登錄
Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

RISC-V核低功耗MCU指令集架構(gòu)(ISA)特點
芯片架構(gòu)設(shè)計的關(guān)鍵要素
Zynq UltraScale+ MPSoC數(shù)據(jù)手冊
針對ZYNQ+ULTRASCALE的FPGA供電的一些疑問求解答
AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件

架構(gòu)與設(shè)計 常見微服務(wù)分層架構(gòu)的區(qū)別和落地實踐

risc-v與esp32架構(gòu)對比分析
為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電

使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電

評論