女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

400MHz/102通道虛擬邏輯分析儀控制與采集系統方案

電子設計 ? 2018-09-01 11:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1引言

邏輯分析儀的測試對象是數字系統中的數字信息[1]。為了滿足現代數據域的檢測要求,邏輯分析儀應具有高的采樣速率和足夠多的輸入通道。本文基于虛擬儀器的概念,主要論述以PC586為基礎400MHz/102通道邏輯分析儀設計原理和方法,重點闡述系統控制電路設計和系統軟件設計。

2虛擬邏輯分析儀體系結構

圖1為PC環境下的400MHz/102通道虛擬邏輯分析儀控制與采集系統總體構成原理框圖,主要包括數據采集、探頭、觸發跟蹤、時序變換與生成,測試接口等部分。該系統輸入采集由3個模塊構成,每個模塊有32個數據通道(另附加2個時鐘通道),采用完全相同的功能結構。第3個模塊附加了時鐘輸入與輸出、控制等功能。采用該結構的主要原因,一是避免主采集板過大,元件過密造成散熱方面的困難(因高速工作的器件較多),二是系統結構靈活,可以根據需要選32、64、96路組態方式。

該邏輯分析儀的控制和管理、數據處理以及數據顯示盧內嵌計算機完成。因此,系統硬件的設計主要集中在高速數據捕獲以及與微機接口,而軟件設計主要在系統管理、數據的后處理及數據顯示。

圖1 400MHz/102通道虛擬邏輯分析儀原理框圖

3系統硬件設計

400MHz/102通道虛擬邏輯分析儀中的高速數據捕獲是由控制電路完成觸發控制、數據存取控制而實現的,控制電路同時實現與微計算機的接口。

3.1數據存儲原理

作狀態分析時,邏輯分析儀與被測系統同步工作。為了使存儲器存儲的狀態數據與被測系統運行的數據流一致,則應滿足:

DATA*/FWEN=f(sclk,trw,dtc)*data(1)

式(1)中,DATA為邏輯分析儀存儲的數據;/FWEN為邏輯分析儀主要存儲器FIFO的寫使能控制;sclk為狀態(外部)時鐘;trw為觸發字;dtc為數據控制;data為被測系統數據。由式(1)知下式:

DATA=data(2)

成立的條件是/FWEN信號與sclk、trw、dtc信號必須符合嚴格的關系。根據數字系統可測性設計中可控性理論,應用CAMFLOT[2]法(Computer Aided Measure For Logic Testability),有:

式(3)~(4)中,CY為可控程度,其值ε(0,1);CTF為可控傳遞因子;N(0)、N(1)為在電路輸入端加所有不同輸入值時,電路輸出端出現“0”和“1”的總次數。由式(3)知,當可靠置位sclk、trw、dtc等控制信號,可計算出:

CY(/FWEN)=1(5)

即,/FWEN完全可控,從而保證DATA=data。

作定時分析時,邏輯分析儀與被測系統異步工作。此時,需滿足:

DATA*/FWEN=f(trw)*data (6)

同時取采樣頻率為被測系統工作頻率的5~10倍,即可有效存儲所需觀察的數據流,得到足夠的觀察范圍和滿意的時間分辨力。

3.2觸發控制實現原理

由數據存儲原理知,邏輯分析儀FIFO數據正確存儲的關鍵之一是對trw的控制,即通過觸發識別實現起始、終止、延遲(時鐘、事件)、隨機、序列、組合和限定等觸發控制。利用位存儲映射方法,采用高速EPLD[3]與觸發存儲器結合,設計的實現觸發控制的原理框圖如圖2所示。

圖2中,D0~Dmk-1為被測數據。觸發RAM數據位寬為n,地址寬度為k,個數為m,故可觀測的數據流的寬度為m·k。當k≥n時,最大序列觸發或組合觸發識別級數L為:
L≦2n-1(7)

圖2 觸發控制實現原理框圖

4系統軟件設計

利用圖像界面操作系統Windows和以Windows為基礎的可視化程序設計平臺C++Builder,軟件由15個窗體加5個單元文件組成,各主要窗體之間的關系如圖3所示。

圖3 系統軟件各窗體及相互關系

5結束語

邏輯分析儀結構復雜,技術要求高。本文所述的基于虛擬儀器概念的設計思想和方法,因部分硬件功能軟化而使硬件電路大為簡化,同時采用了EPLD器件,從而降低了儀器成本,提高了儀器的可靠性和性能,且功能易于擴展。400MHz/102通道邏輯分析儀已于2000年12月28日通過了信息產業部軍工預研局主持的技術鑒定。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 邏輯分析儀
    +關注

    關注

    3

    文章

    216

    瀏覽量

    23741
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    什么是邏輯分析儀?它的作用是什么?

    ,分析電路設計(硬件設計和軟件設計) 中的錯誤,邏輯分析儀是設計中不可缺少的設備,通過它,可以迅速地定位錯誤,解決問題,達到事半功倍的效果。 邏輯
    發表于 04-26 14:23

    邏輯分析儀年初掃盲

    控制總線數+時鐘線數。這樣對于一個8位機系統,就至少需要34個通道。現在幾個廠家的主流產品的通道數也高達340通道,例Tektronix等
    發表于 01-11 17:10

    DSLogic邏輯分析儀

    。基于Xilinx Spartan-6 FPGA+SDRAM的產品架構,可以提供高達400MHz的實時采樣,50MHz的狀態采樣,16M*16通道的采樣深度。技術指標如下所示:最大采樣率: 4
    發表于 07-21 15:38

    邏輯分析儀是什么

    前后時間發生偏差時,通信誤碼率就會很高,導致電子系統工作異常。在工作機制方面,虛擬邏輯分析儀主要完成數據的高速采集,再利用USB接口將數據上
    發表于 08-23 16:31

    邏輯分析儀基礎簡介

    分析儀通道數在需要邏輯分析儀的地方,要對一個系統進行全面地分析,就應當把所有應當觀測的信號全部
    發表于 08-07 10:27

    邏輯分析儀基礎簡介

    分析儀通道數在需要邏輯分析儀的地方,要對一個系統進行全面地分析,就應當把所有應當觀測的信號全部
    發表于 08-18 10:06

    基于數字電路和系統診斷測試的邏輯分析儀研究

    分析儀最易理解和直觀指標。如果需要對一個數字電路系統進行全面分析,就需要把所有應觀測的信號全部引入邏輯分析儀
    發表于 08-24 09:55

    邏輯分析儀和示波器的比較

    邏輯分析儀邏輯分析系統、智慧邏輯分析儀、單片
    發表于 09-28 09:30

    二手1692AD、現貨1692AD 原裝1692AD 基礎邏輯分析儀

    與癥狀廣泛分離的問題根源。·200 MHz狀態采集,為同步系統測量提供了性能和余量。·在外部示波器和邏輯分析儀之間進行時間相關測量,幫助用戶
    發表于 03-04 15:19

    便攜式邏輯分析儀電路設計

    摘要介紹一種16通道便攜式邏輯分析儀,通過FPGA將高速數據采樣并緩存,采用USB控制芯片和FPCA協同控制將數據通過USB接口發送到電腦
    發表于 06-18 07:56

    求一種基于虛擬儀器概念的設計思想和方法

    本文基于虛擬儀器的概念,主要論述以PC***為基礎400MHz/102通道邏輯分析儀設計原理和方
    發表于 04-15 06:53

    一種基于FPGA技術的虛擬邏輯分析儀的研究與實現

    一種基于FPGA技術的虛擬邏輯分析儀的研究與實現:邏輯分析儀的現狀" 發展趨勢及研制虛擬
    發表于 11-27 13:13 ?29次下載

    kingst虛擬邏輯分析儀使用詳解

    邏輯分析儀是利用時鐘從測試設備上采集和顯示數字信號的儀器,最主要作用在于時序判定和分析邏輯分析儀
    發表于 11-17 15:54 ?52次下載

    OLA2032B臺式邏輯分析儀的性能特點及應用

    獨立臺式邏輯分析儀,又名定時分析儀或狀態分析儀,32個數據采樣通道,2個外部時鐘通道,200M狀
    的頭像 發表于 01-11 16:28 ?2982次閱讀

    邏輯分析儀如何使用 邏輯分析儀使用教程

    數字信號分析。 第一步:準備工作 在使用邏輯分析儀之前,需要做一些準備工作。首先,您需要一個邏輯分析儀。確定您要測試的數字信號是由多少個信號
    的頭像 發表于 09-19 16:03 ?3910次閱讀