女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

利用CPLD技術(shù)和80C196XL時(shí)序特征實(shí)現(xiàn)DRAM控制器的設(shè)計(jì)

電子設(shè)計(jì) ? 來(lái)源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-01-07 08:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

80C186XL16位嵌入式微處理器[1]是Intel公司在嵌入式微處理器市場(chǎng)的上導(dǎo)產(chǎn)品之一,已廣泛應(yīng)用于電腦終端、程控交換和工控等領(lǐng)域。在該嵌入式微處理器片內(nèi),集成有DRAM RCU單元,即DRAM刷新控制單元。RCU單元可以自動(dòng)產(chǎn)生DRAM刷新總線周期,它工作于微處理器的增益模式下。經(jīng)適當(dāng)編程后,RCU將向?qū)⑻幚砥鞯腂IU(總線接口)單元產(chǎn)生存儲(chǔ)器讀請(qǐng)求。對(duì)微處理器的存儲(chǔ)器范圍編程后,BIU單元執(zhí)行刷新周期時(shí),被編程的存儲(chǔ)器范圍片選有效。

利用CPLD技術(shù)和80C196XL時(shí)序特征實(shí)現(xiàn)DRAM控制器的設(shè)計(jì)

存儲(chǔ)器是嵌入式計(jì)算機(jī)系統(tǒng)的重要組成部分之一。通常采用靜態(tài)存儲(chǔ)器,但是在系統(tǒng)需要大容量存儲(chǔ)器的情況下,這種方式將使成本猛增。如果采用DRAM存儲(chǔ)器,則可以大幅度降低系統(tǒng)設(shè)計(jì)成本;但DRAM有復(fù)雜的時(shí)序要求,給系統(tǒng)設(shè)計(jì)帶來(lái)了很大的困難。

為了方便地使用DRAM,降低系統(tǒng)成本,本文提出一種新穎的解決方案:利用80C186XL的時(shí)序特征,采用CPLD技術(shù),并使用VHDL語(yǔ)言設(shè)計(jì)實(shí)現(xiàn)DRAM控制器。

一、80C186XL RCU單元的資源

80C186XL的BIU單元提供20位地址總線,RCU單元也為刷新周期提供20位地址總線。80C186XL能夠產(chǎn)生刷新功能,并將刷新?tīng)顟B(tài)編碼到控制信號(hào)中。

圖1是RCU單元的方框圖。它由1個(gè)9位遞減定時(shí)計(jì)數(shù)器、1個(gè)9位地址計(jì)數(shù)器、3個(gè)控制寄存器和接口邏輯組成。當(dāng)RCU使能時(shí),遞減定時(shí)計(jì)數(shù)器每一個(gè)CLKOUT周期減少1次,定時(shí)計(jì)數(shù)器的值減為1時(shí),則產(chǎn)生刷新總線請(qǐng)求,遞減定時(shí)計(jì)數(shù)器重載,操作繼續(xù)。刷新總線周期具有高優(yōu)先級(jí),旦80C186XL總線有空,就執(zhí)行刷新操作。

設(shè)計(jì)者可將刷新總線周期看成是“偽讀”周期。刷新周期像普通讀周期一樣出現(xiàn)在80C186XL總線上,只是沒(méi)有數(shù)據(jù)傳輸。從引腳BHE/RFSH和A0的狀態(tài)可以判別刷新周期,如表1所列。刷新總線周期的時(shí)序要求如圖2所示。

表1 刷新周期的引腳狀態(tài)

80C186XL引腳BHE/RFSHA0

引腳狀態(tài)11

二、80C186XL DRAM控制器的設(shè)計(jì)與運(yùn)行

DRAM存在著大量、復(fù)雜的時(shí)序要求,其中訪問(wèn)時(shí)間的選擇、等待狀態(tài)以及刷新方法是至關(guān)重要的。DRAM控制器必須正確響應(yīng)80C186XL的所有總線周期,必須能將DRAM的部周期和其它訪問(wèn)周期分辨出來(lái),其訪問(wèn)速度必須足夠快,以避免不必要的等待周期。

利用CPLD技術(shù)和80C196XL時(shí)序特征實(shí)現(xiàn)DRAM控制器的設(shè)計(jì)

在設(shè)計(jì)時(shí),我們采用XC95C36-15 CPLD[2]以及4Mbits的V53C8258[3]DRAM作范例。15ns的CPLD,速度相對(duì)較高,價(jià)格比較便宜。用它設(shè)計(jì)成的DRAM控制器允許80C186XL的工作速度高達(dá)20MHz,并且XC95C36有異步時(shí)鐘選擇項(xiàng)。這種特性對(duì)本設(shè)計(jì)有很大的好處。

圖3是80C186XL DRAM控制器和存儲(chǔ)器的功能框圖。

DRAM控制器由80C186XL狀態(tài)信號(hào)S2、S1和S0的解碼來(lái)檢測(cè)總線的開(kāi)始、類型和結(jié)束。這些狀態(tài)線是在CLKOUT的上升沿開(kāi)始有效,在CLKOUT的下降沿失效的。DRAM控制器發(fā)出的RAS和CAS信號(hào)應(yīng)該在CLKOUT的下降沿同時(shí)有效,行列地址應(yīng)該在CLKOUT上升沿附近提供。

DRAM控制器應(yīng)該在CLKOUT的兩個(gè)沿都應(yīng)能正常操作。通過(guò)啟用XC95C36的異步時(shí)鐘選擇項(xiàng),每個(gè)XC95C36宏單元可以從可編程與陣列獲得時(shí)鐘。DRAM控制器使用80C186XL的CLKOUT信號(hào)作時(shí)鐘輸入。

DRAM控制器主要由兩個(gè)相互聯(lián)的狀態(tài)機(jī)構(gòu)成。這兩個(gè)狀態(tài)機(jī),使得DRAM的控制與80C186XL是否進(jìn)行等待狀態(tài)無(wú)關(guān)。

利用CPLD技術(shù)和80C196XL時(shí)序特征實(shí)現(xiàn)DRAM控制器的設(shè)計(jì)

狀態(tài)機(jī)A和地址多路控制信號(hào)(MUX)在CLKOUT的上升沿鎖存。狀態(tài)機(jī)B和RAS及CAS的邏輯在CLKOUT的下降沿鎖存。DRAM控制器完整的VHDL語(yǔ)言[4,5]的源代碼可Email給[email protected]索取。

DRAM控制器的狀態(tài)圖如圖4所示,狀態(tài)機(jī)A和B的起始條件分別是A0和B0。狀態(tài)機(jī)A初始化DRAM控制器的序列,狀態(tài)機(jī)B終止該序列。

在T2的下降沿,RAS邏輯采樣狀態(tài)機(jī)A的狀態(tài),鎖存的地址線和總經(jīng)狀態(tài)信號(hào)。如果狀態(tài)機(jī)A在A1狀態(tài)(存儲(chǔ)器讀、寫(xiě)或刷新周期)并且總線周期為DRAM使用,則XC95C36插入RAS信號(hào)。

在T2的上升沿,狀態(tài)機(jī)A也采樣鎖存的地址線。如果總線周期被DRAM占用,狀態(tài)機(jī)A將從狀態(tài)A1轉(zhuǎn)移到A2,否則狀態(tài)機(jī)A轉(zhuǎn)換到A3。至此控制轉(zhuǎn)移到狀態(tài)機(jī)B。MUX邏輯采樣RAS和BHE引腳的狀態(tài)。如果RAS有效(指示DRAM在訪問(wèn)),并且總線周期下是刷新周期,XC95C36將插入MUX。MUX在行列地址之間切換,以便進(jìn)行DRAM的讀寫(xiě)操作。

在T3的下降沿,狀態(tài)機(jī)B采樣狀態(tài)機(jī)A。如果狀態(tài)機(jī)A處于狀態(tài)A2(DRAM訪問(wèn))或狀態(tài)A3(存儲(chǔ)器讀或?qū)?,但不是DRAM訪問(wèn)),狀態(tài)機(jī)B從狀態(tài)B0轉(zhuǎn)到B1。如果總線周期是一個(gè)DRAM訪問(wèn)周期,XC95C36繼續(xù)保持RAS有效。CAS邏輯采樣MUX的狀態(tài)、鎖存地址A0、BHE和總線周期狀態(tài)。如果MUX有效(指示DRAM讀或?qū)懀⑶以L問(wèn)低字節(jié),則XC95C36插入LCAS;如果MUX有效,并且微處理器訪問(wèn)高字節(jié),XC95C36插入U(xiǎn)CAS。DRAM讀訪問(wèn)和DRAM刷新訪問(wèn)不同之處在于:對(duì)刷新來(lái)說(shuō),不需要MUX、UCAS和LCAS。

在T3的上升沿,狀態(tài)機(jī)A等待狀態(tài)機(jī)B中斷此序列。如果MUX有效(DRAM讀或?qū)懀鼘⒈3钟行А?/p>

有下一個(gè)降沿,狀態(tài)機(jī)B采樣總線狀態(tài)信號(hào)。如果狀態(tài)信號(hào)仍然有效,則此狀態(tài)為等待狀態(tài)Tw,狀態(tài)機(jī)B保持在狀態(tài)B1。如果這個(gè)狀態(tài)是等待狀態(tài),并且RAS有效(DRAM訪問(wèn)),RAS保持有效;如果狀態(tài)為等待狀態(tài),并且UCAS和LCAS有效(DRAM讀或?qū)懀?,UCAS和LCAS保持有效。

在等待狀態(tài)的上升沿,狀態(tài)機(jī)A繼續(xù)等待狀態(tài)機(jī)B來(lái)中斷此序列。如果MUX有效(DRAM讀或?qū)懀?,則它在T3狀態(tài)里保持有效。

如果微處理器狀態(tài)信號(hào)無(wú)效,這個(gè)狀態(tài)則是一個(gè)T4狀態(tài),狀態(tài)機(jī)B從B1轉(zhuǎn)到B2.如果狀態(tài)是一個(gè)T4狀態(tài),并且RAS有效(DRAM訪問(wèn)),則RAST4狀態(tài),并且RAS有效(DRAM訪問(wèn)),則RAS邏輯也檢測(cè)無(wú)效狀態(tài)信號(hào),并且XC95C36關(guān)閉RAS信號(hào);如果狀態(tài)是一個(gè)T4狀態(tài),并且UCAS和LCAS有效(DRAM讀或?qū)懀瑒tCAS邏輯也采樣總線狀態(tài)信號(hào);如果狀態(tài)信號(hào)無(wú)效,則XC95C36關(guān)閉UCAS和LCAS信號(hào)。

利用CPLD技術(shù)和80C196XL時(shí)序特征實(shí)現(xiàn)DRAM控制器的設(shè)計(jì)

在T4的上升沿,狀態(tài)機(jī)A采樣狀態(tài)機(jī)B的狀態(tài)。在狀態(tài)機(jī)B處于B2狀態(tài)的情況下,狀態(tài)機(jī)A從A2狀態(tài)(DRAM訪問(wèn))或A3狀態(tài)(存儲(chǔ)器讀或?qū)懀皇荄RAM訪問(wèn))轉(zhuǎn)到A0。如果MUX有效,MUX邏輯檢查RAS的狀態(tài);如果RAS無(wú)效(指示一個(gè)終止周期),XC95C36關(guān)閉MUX。

在下一個(gè)CLKOUT下降沿,狀態(tài)機(jī)B無(wú)條件地從狀態(tài)B2轉(zhuǎn)到B0,終止DRAM序列??刂妻D(zhuǎn)移給狀態(tài)機(jī)A。

三、80C186XL RCU單元的編程

要使DRAM正常工作,就必須對(duì)80C186XL中與DRAM刷新有關(guān)的寄存器進(jìn)行正確編程。這些寄存器包括:刷新時(shí)鐘間隔寄存器(RFTIME寄存器)、刷新基地址寄存器(RFBASE寄存器)和刷新控制寄存器(RFCON寄存器)。

刷新時(shí)鐘間隔寄存器(RFTIME寄存器)的編程公式為:Trefresh×fcpu/(Rrow+Rrows×補(bǔ)償因子)。V53C8258的技術(shù)參數(shù)規(guī)定,其刷新周期Trefresh為8ms,存儲(chǔ)陣列行數(shù)Rrows為512。考慮到RCU取得總線控制權(quán)的延時(shí),補(bǔ)償因子取0.05。因此,微處理器在fcpu=20MHz工作頻率下,RFTIME寄存器的取值為:0.008×20×10 6/(512+512×0.05),約為297.

刷新基地址寄存器(RFBASE寄存器)的編程。該寄存器的高7位,規(guī)定了DRAM容量大小。系統(tǒng)使用兩片V53C8258情況下,RFBASE的取值為00H,DRAM占用微處理器的存儲(chǔ)空間的00000H~7FFFFH(512KB)。

最后通過(guò)將刷新控制寄存器(RFCON寄存器)的REN位置位,來(lái)啟動(dòng)刷新控制單元。

若使用80C186XL的節(jié)電模式,則要求重新編程這些值。在寫(xiě)節(jié)電控制寄存器前,必須先用要時(shí)鐘分頻值去除原先設(shè)置在刷新間隔寄存器的值,來(lái)重新設(shè)置寄存器。

結(jié)束語(yǔ)

現(xiàn)在DRAM、CPLD的價(jià)格非常低,這樣設(shè)計(jì)者有機(jī)會(huì)在嵌入式計(jì)算機(jī)系統(tǒng)設(shè)計(jì)中考慮采用DRAM。80C186XL嵌入式微處理器廣泛應(yīng)用于嵌入式計(jì)算機(jī)、程控通信工業(yè)控制系統(tǒng)中,具有良好的性價(jià)比,其性能和功能是80C31、80C196等單片機(jī)無(wú)法比擬的,并能充分利用大量的PC平臺(tái)軟件。本解決方案已在家庭電子證券產(chǎn)品中采用,獲得了良好的經(jīng)濟(jì)效益和社會(huì)效益。

掌握CPLD技術(shù)和VHDL語(yǔ)言設(shè)計(jì)技巧是提升產(chǎn)品技術(shù)含量的重要途徑。上述CPLD還留在一些引腳和內(nèi)部資源未使用,只要設(shè)計(jì)者將VHDL源代碼稍微作一些修改,就可以用這些引腳控制新增加的DRAM,提供總線準(zhǔn)備輸出信號(hào)或DMA響應(yīng)信號(hào)。

如果采用引腳數(shù)和宏單元較多的XC9672或XC95108CPLD,就可以將D觸發(fā)器(74HC74)、多路地址切換器(74HC157)、數(shù)據(jù)收發(fā)器(74HC245)和地址總線鎖存器(74HC373)等其它分立邏輯器件的功能全部集成到CPLD中,這樣系統(tǒng)集成度和可靠性將更加提高。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1257

    瀏覽量

    171488
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17098

    瀏覽量

    184205
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5433

    瀏覽量

    124427
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Texas Instruments UC284xL/UC284xL-Q1 PWM控制器特性/應(yīng)用/框圖

    Texas Instruments UC284xL/UC284xL-Q1 PWM控制器是引腳對(duì)引腳兼容控制器件,是一款UC284xAQ/UC284xA-Q1升級(jí)版本。該
    的頭像 發(fā)表于 07-02 15:20 ?144次閱讀
    Texas Instruments UC284<b class='flag-5'>xL</b>/UC284<b class='flag-5'>xL</b>-Q1 PWM<b class='flag-5'>控制器</b>特性/應(yīng)用/框圖

    高性能系列微控制器XL32F001開(kāi)發(fā)板

    控制器的工作溫度范圍為-40°C?~?85°C,工作電壓范圍? 1.7V?~?5.5V 。芯片提供?sleep/stop?低功耗工作模式,可以滿足不同的低功耗應(yīng)用。 XL32F001
    的頭像 發(fā)表于 06-10 11:22 ?234次閱讀
    高性能系列微<b class='flag-5'>控制器</b><b class='flag-5'>XL</b>32F001開(kāi)發(fā)板

    LM5035C PWM 控制器,集成半橋和 5V SyncFET 驅(qū)動(dòng)輸出技術(shù)資料

    LM5035C半橋控制器和柵極驅(qū)動(dòng)包含所有必要的功能 使用電壓模式控制和線路電壓實(shí)現(xiàn)半橋拓?fù)涔β兽D(zhuǎn)換
    的頭像 發(fā)表于 03-28 17:15 ?400次閱讀
    LM5035<b class='flag-5'>C</b> PWM <b class='flag-5'>控制器</b>,集成半橋和 5V SyncFET 驅(qū)動(dòng)輸出<b class='flag-5'>技術(shù)</b>資料

    I3C控制器角色轉(zhuǎn)移如何實(shí)現(xiàn)?

    I3C 控制器角色轉(zhuǎn)移如何實(shí)現(xiàn)
    發(fā)表于 03-14 10:08

    AN-1267: 使用ADSP-CM408F ADC控制器的電機(jī)控制反饋采樣時(shí)序

    電子發(fā)燒友網(wǎng)站提供《AN-1267: 使用ADSP-CM408F ADC控制器的電機(jī)控制反饋采樣時(shí)序.pdf》資料免費(fèi)下載
    發(fā)表于 01-14 14:59 ?6次下載
    AN-1267: 使用ADSP-CM408F ADC<b class='flag-5'>控制器</b>的電機(jī)<b class='flag-5'>控制</b>反饋采樣<b class='flag-5'>時(shí)序</b>

    AN-0973: 超級(jí)時(shí)序控制器的EEPROM擦除和編程

    電子發(fā)燒友網(wǎng)站提供《AN-0973: 超級(jí)時(shí)序控制器的EEPROM擦除和編程.pdf》資料免費(fèi)下載
    發(fā)表于 01-09 13:43 ?0次下載
    AN-0973: 超級(jí)<b class='flag-5'>時(shí)序</b><b class='flag-5'>控制器</b>的EEPROM擦除和編程

    XL32F001微控制器規(guī)格書(shū)

    XL32F001是芯嶺技術(shù)推出的一款高性價(jià)比微控制器,基于ARM Cortex-M0+內(nèi)核的32位MCU。專為低成本嵌入式應(yīng)用設(shè)計(jì),以滿足多樣化的市場(chǎng)需求。包括高性能、低功耗、寬工作電壓范圍
    的頭像 發(fā)表于 12-18 09:51 ?643次閱讀
    <b class='flag-5'>XL</b>32F001微<b class='flag-5'>控制器</b>規(guī)格書(shū)

    MSPM0 G系列80MHz微控制器技術(shù)參考手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《MSPM0 G系列80MHz微控制器技術(shù)參考手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 11-09 14:37 ?29次下載
    MSPM0 G系列<b class='flag-5'>80</b>MHz微<b class='flag-5'>控制器</b><b class='flag-5'>技術(shù)</b>參考手冊(cè)

    MSPM0 C系列24MHz微控制器技術(shù)參考手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《MSPM0 C系列24MHz微控制器技術(shù)參考手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 11-09 14:26 ?4次下載
    MSPM0 <b class='flag-5'>C</b>系列24MHz微<b class='flag-5'>控制器</b><b class='flag-5'>技術(shù)</b>參考手冊(cè)

    MSPM0 G系列80MHz微控制器

    電子發(fā)燒友網(wǎng)站提供《MSPM0 G系列80MHz微控制器.pdf》資料免費(fèi)下載
    發(fā)表于 11-07 09:04 ?3次下載
    MSPM0 G系列<b class='flag-5'>80</b>MHz微<b class='flag-5'>控制器</b>

    電子束光刻技術(shù)實(shí)現(xiàn)對(duì)納米結(jié)構(gòu)特征的精細(xì)控制

    電子束光刻技術(shù)使得對(duì)構(gòu)成多種納米技術(shù)基礎(chǔ)的納米結(jié)構(gòu)特征實(shí)現(xiàn)精細(xì)控制成為可能。納米結(jié)構(gòu)制造與測(cè)量的研究人員致力于提升納米尺度下的光刻精度,并開(kāi)發(fā)了涵蓋從光學(xué)到流體等多個(gè)物理領(lǐng)域、用以制造
    的頭像 發(fā)表于 10-18 15:23 ?939次閱讀
    電子束光刻<b class='flag-5'>技術(shù)</b><b class='flag-5'>實(shí)現(xiàn)</b>對(duì)納米結(jié)構(gòu)<b class='flag-5'>特征</b>的精細(xì)<b class='flag-5'>控制</b>

    TPS54x80和TPS54x73 SWIFT DC/DC轉(zhuǎn)換時(shí)序控制

    電子發(fā)燒友網(wǎng)站提供《TPS54x80和TPS54x73 SWIFT DC/DC轉(zhuǎn)換時(shí)序控制.pdf》資料免費(fèi)下載
    發(fā)表于 10-11 11:17 ?0次下載
    TPS54x<b class='flag-5'>80</b>和TPS54x73 SWIFT DC/DC轉(zhuǎn)換<b class='flag-5'>器</b>的<b class='flag-5'>時(shí)序</b><b class='flag-5'>控制</b>

    如何將自定義邏輯從FPGA/CPLD遷移到C2000?微控制器

    電子發(fā)燒友網(wǎng)站提供《如何將自定義邏輯從FPGA/CPLD遷移到C2000?微控制器.pdf》資料免費(fèi)下載
    發(fā)表于 09-23 12:36 ?0次下載
    如何將自定義邏輯從FPGA/<b class='flag-5'>CPLD</b>遷移到<b class='flag-5'>C</b>2000?微<b class='flag-5'>控制器</b>

    利用TSN以太網(wǎng)特性改善工業(yè)以太網(wǎng)控制器時(shí)序

    電子發(fā)燒友網(wǎng)站提供《利用TSN以太網(wǎng)特性改善工業(yè)以太網(wǎng)控制器時(shí)序.pdf》資料免費(fèi)下載
    發(fā)表于 08-30 10:53 ?0次下載
    <b class='flag-5'>利用</b>TSN以太網(wǎng)特性改善工業(yè)以太網(wǎng)<b class='flag-5'>控制器</b>的<b class='flag-5'>時(shí)序</b>

    DRAM內(nèi)存操作與時(shí)序解析

    在數(shù)字時(shí)代,DRAM(動(dòng)態(tài)隨機(jī)存取存儲(chǔ))扮演著至關(guān)重要的角色。它們存儲(chǔ)著我們的數(shù)據(jù),也承載著我們的記憶。然而,要正確地操作DRAM并確保其高效運(yùn)行,了解其背后的時(shí)序和操作機(jī)制是必不可
    的頭像 發(fā)表于 07-26 11:39 ?1301次閱讀
    <b class='flag-5'>DRAM</b>內(nèi)存操作與<b class='flag-5'>時(shí)序</b>解析