女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB差分信號設(shè)計中常見的誤區(qū)詳解

OUMx_pcbworld ? 來源:未知 ? 作者:胡薇 ? 2018-07-27 16:07 ? 次閱讀

差分信號(DifferenTIal Signal)在高速電路設(shè)計中的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用差分結(jié)構(gòu)設(shè)計,那么是什么令它這么倍受青睞呢?在PCB設(shè)計中又如何能保證其良好的性能呢?帶著這兩個問題,本文將進(jìn)行下一部分的討論。

何為差分信號?

通俗地說,就是驅(qū)動端發(fā)送兩個等值、反相的信號,接收端通過比較這兩個電壓的差值來判斷邏輯狀態(tài)“0”還是“1”。而承載差分信號的那一對走線就稱為差分走線。

差分信號和普通的單端信號走線相比,最明顯的優(yōu)勢體現(xiàn)在以下三個方面:

1.抗干擾能力強,因為兩根差分走線之間的耦合很好,當(dāng)外界存在噪聲干擾時,幾乎是同時被耦合到兩條線上,而接收端關(guān)心的只是兩信號的差值,所以外界的共模噪聲可以完全被抵消。

2.能有效抑制 EMI,同樣的道理,由于兩根信號的極性相反,他們對外輻射的電磁場可以相互抵消,耦合的越緊密,泄放到外界的電磁能量越少。

3.時序定位精確,由于差分信號的開關(guān)變化是位于兩個信號的交點,而不像普通單端信號依靠高低兩個閾值電壓判斷,因而受工藝,溫度的影響小,能降低時序上的誤差,同時也更適合于低幅度信號的電路。目前流行的 LVDS(low voltage differenTIal signaling)就是指這種小振幅差分信號技術(shù)。

對于PCB工程師來說,最關(guān)注的還是如何確保在實際走線中能完全發(fā)揮差分走線的這些優(yōu)勢。也許只要是接觸過Layout的人都會了解差分走線的一般要求,那就是“等長、等距”。等長是為了保證兩個差分信號時刻保持相反極性,減少共模分量;等距則主要是為了保證兩者差分阻抗一致,減少反射。“盡量靠近原則”有時候也是差分走線的要求之一。但這些規(guī)則都不是用來生搬硬套,所以不少工程師似乎還不了解高速差分信號傳輸?shù)谋举|(zhì)。

下面重點討論一下PCB差分信號設(shè)計中幾個常見的誤區(qū)。

誤區(qū)一:認(rèn)為差分信號不需要地平面作為回流路徑,或者認(rèn)為差分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速信號傳輸?shù)臋C理認(rèn)識還不夠深入。差分電路對于類似地彈以及其它可能存在于電源和地平面上的噪音信號是不敏感的。地平面的部分回流抵消并不代表差分電路就不以參考平面作為信號返回路徑,其實在信號回流分析上,差分走線和普通的單端走線的機理是一致的,即高頻信號總是沿著電感最小的回路進(jìn)行回流。最大的區(qū)別在于差分線除了有對地的耦合之外,還存在相互之間的耦合,哪一種耦合強,哪一種就成為主要的回流通路。

在PCB電路設(shè)計中,一般差分走線之間的耦合較小,往往只占10~20%的耦合度,更多的還是對地的耦合,所以差分走線的主要回流路徑還是存在于地平面。當(dāng)?shù)仄矫姘l(fā)生不連續(xù)的時候,無參考平面的區(qū)域,差分走線之間的耦合才會提供主要的回流通路,盡管參考平面的不連續(xù)對差分走線的影響沒有對普通的單端走線來的嚴(yán)重,但還是會降低差分信號的質(zhì)量,增加 EMI,因此要盡量避免。也有些設(shè)計人員認(rèn)為,可以去掉差分走線下方的參考平面,以抑制差分傳輸中的部分共模信號,但從理論上看這種做法是不可取的,阻抗如何控制?不給共模信號提供地阻抗回路,勢必會造成EMI輻射,這種做法弊大于利。

誤區(qū)二: 認(rèn)為保持等間距比匹配線長更重要。在實際的 PCB 布線中,往往不能同時滿足差分設(shè)計的要求。由于管腳分布,過孔,以及走線空間等因素存在,必須通過適當(dāng)?shù)睦@線才能達(dá)到線長匹配的目的,但帶來的結(jié)果必然是差分對的部分區(qū)域無法平行。PCB差分走線的設(shè)計中最重要的規(guī)則就是匹配線長,其它的規(guī)則都可以根據(jù)設(shè)計要求和實際應(yīng)用進(jìn)行靈活處理。

誤區(qū)三:認(rèn)為差分走線一定要靠的很近。實際上,讓差分走線靠近無非是為了增強他們的耦合,既可以提高對噪聲的免疫力,還能充分利用磁場的相反極性來抵消對外界的電磁干擾。雖說這種做法在大多數(shù)情況下是非常有利的,但不是絕對的,如果能保證讓它們得到充分的屏蔽,不受外界干擾,那么我們也就不需要再通過彼此的強耦合達(dá)到抗干擾和抑制 EMI 的目的了。

那么如何才能保證差分走線具有良好的隔離和屏蔽呢?

增大與其它信號走線的間距是最基本的途徑之一,電磁場能量是隨著距離呈平方關(guān)系遞減的,一般線間距超過4倍線寬時,它們之間的干擾就極其微弱了,基本可以忽略。此外,通過地平面的隔離也可以起到很好的屏蔽作用,這種結(jié)構(gòu)在高頻的(10G以上)IC封裝PCB設(shè)計中經(jīng)常會被采用,它被稱為 CPW 結(jié)構(gòu),可以保證嚴(yán)格的差分阻抗控制(2Z0)。

差分走線也可以走在不同的信號層中,但一般不建議這種走法,因為不同的層產(chǎn)生的諸如阻抗、過孔的差別會破壞差模傳輸?shù)男Ч牍材T肼暋?/p>

此外,如果相鄰兩層耦合不夠緊密的話,會降低差分走線抵抗噪聲的能力,但如果能保持和周圍走線適當(dāng)?shù)拈g距,串?dāng)_就不是問題。在一般頻率(GHz 以下),EMI也不會是很嚴(yán)重的問題。實驗表明,相距500Mils的差分走線,在3米之外的輻射能量衰減已經(jīng)達(dá)到 60dB時,足以滿足FCC的電磁輻射標(biāo)準(zhǔn),所以設(shè)計者根本不用過分擔(dān)心差分線耦合不夠而造成電磁不兼容問題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4351

    文章

    23405

    瀏覽量

    406617
  • 差分信號
    +關(guān)注

    關(guān)注

    4

    文章

    387

    瀏覽量

    28112

原文標(biāo)題:詳解差分信號及PCB差分信號設(shè)計中幾個常見的誤區(qū)

文章出處:【微信號:pcbworld,微信公眾號:PCBworld】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    詳解常見分信號PCB布局的三大誤區(qū)

    認(rèn)為分信號不需要地平面作為回流路徑,或者認(rèn)為分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速信號傳輸?shù)臋C理認(rèn)
    發(fā)表于 12-05 10:36 ?2002次閱讀
    <b class='flag-5'>詳解</b><b class='flag-5'>常見</b><b class='flag-5'>差</b><b class='flag-5'>分信號</b><b class='flag-5'>PCB</b>布局的三大<b class='flag-5'>誤區(qū)</b>

    分信號PCB布線要求與常見誤區(qū)

    在高速 PCB 設(shè)計中,分信號(DIFferential Signal)的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用分結(jié)構(gòu)設(shè)計。
    發(fā)表于 06-22 11:58 ?2665次閱讀

    分信號PCB布局布線時的幾個常見誤區(qū)

    誤區(qū)一:認(rèn)為分信號不需要地平面作為回流路徑,或者認(rèn)為分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速
    發(fā)表于 09-22 09:06

    分信號的三大常見誤區(qū)

    誤區(qū)一: 認(rèn)為分信號不需要地平面作為回流路徑,或者認(rèn)為分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速
    發(fā)表于 09-29 11:27

    詳解分信號PCB分信號設(shè)計中幾個常見誤區(qū)

    。但這些規(guī)則都不是用來生搬硬套,所以不少工程師似乎還不了解高速分信號傳輸?shù)谋举|(zhì)。下面重點討論一下PCB分信號設(shè)計中幾個
    發(fā)表于 07-20 16:48

    常見分信號PCB布局的三大誤區(qū)

    誤區(qū)一  認(rèn)為分信號不需要地平面作為回流路徑,或者認(rèn)為分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速
    發(fā)表于 09-18 15:55

    分信號PCB布局布線誤區(qū)

    誤區(qū)一:認(rèn)為分信號不需要地平面作為回流路徑,或者認(rèn)為分走線彼此為對方提供回流途徑。造成這種誤區(qū)的原因是被表面現(xiàn)象迷惑,或者對高速
    發(fā)表于 11-16 17:03 ?0次下載

    分信號PCB布局布線時的幾個常見誤區(qū)

    分信號PCB布局布線時的幾個常見誤區(qū),很實用。
    發(fā)表于 10-29 11:39 ?0次下載

    PCB分信號設(shè)計中存在什么誤區(qū)

    在高速PCB設(shè)計中,分信號(DIFferential Signal)的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用分結(jié)構(gòu)設(shè)計。
    的頭像 發(fā)表于 04-20 17:55 ?1691次閱讀

    PCB分信號設(shè)計有什么常見誤區(qū)

    在高速PCB設(shè)計中,分信號(DIFferential Signal)的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用分結(jié)構(gòu)設(shè)計。
    的頭像 發(fā)表于 01-10 17:55 ?2154次閱讀

    PCB分信號設(shè)計中有什么常見誤區(qū)

    分信號(DifferenTIal Signal)在高速電路設(shè)計中的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用分結(jié)構(gòu)設(shè)計
    的頭像 發(fā)表于 01-03 17:32 ?2174次閱讀

    PCB分信號設(shè)計有哪些常見誤區(qū)

    分信號(DifferenTIal Signal)在高速電路設(shè)計中的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用分結(jié)構(gòu)設(shè)計。
    發(fā)表于 08-26 16:23 ?867次閱讀

    PCB分信號設(shè)計中常見誤區(qū)

    來源:羅姆半導(dǎo)體社區(qū)? 在高速PCB設(shè)計中,分信號(DIFferential Signal)的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用
    的頭像 發(fā)表于 02-02 14:33 ?911次閱讀

    分信號PCB布線要求及常見誤區(qū)

    在高速 PCB 設(shè)計中,分信號(DIFferential Signal)的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號往往都要采用分結(jié)構(gòu)設(shè)計。
    發(fā)表于 06-08 14:24 ?1759次閱讀

    認(rèn)識分信號常見誤區(qū)

    分信號因其優(yōu)異的抗干擾性能和良好的信號完整性而被廣泛應(yīng)用。然而,圍繞分信號的認(rèn)識卻存在一些常見
    的頭像 發(fā)表于 10-04 14:48 ?678次閱讀