概述
MAX9263/MAX9264芯片組將Maxim的吉比特多媒體串行鏈路(GMSL)技術擴展到支持寬帶數字內容保護(HDCP)加密,用于DVD和Blu-ray?視頻及音頻數據保護。MAX9263串行器或任何HDCP-GMSL串行器,配合MAX9264解串器或任何HDCP-GMSL解串器,構成數字串行鏈路,用于傳輸控制數據和HDCP加密視頻、音頻數據。GMSL是經過Digital Content Protection (DCP),LLC認證的HDCP技術。
數據表:*附件:MAX9263 MAX9264 HDCP千兆位多媒體串行鏈路串行器 解串器中文手冊.pdf
并行接口可針對24位或32位字節寬度編程,工作在8.33MHz至104MHz (24位)或6.25MHz至78MHz (32位)像素時鐘。針對24位或32位字節編程時,3路輸入用于I2S音頻,支持8kHz至192kHz采樣率、4位至32位采樣深度。嵌入式控制通道在串行器和解串器之間形成9.6kbps至1Mbps全雙工差分UART鏈路。電子控制單元(ECU)或微控制器(μC)可位于鏈路的串行器側(通常用于視頻顯示)、鏈路的解串器側(通常用于圖像檢測),或兩側(通常用于HDCP視頻顯示中繼器)。控制通道使能遠端外設的ECU/μC控制,例如背光控制、觸摸屏,并執行HDCP相關的操作。
串行鏈路信號為交流耦合CML,8b/10b編碼。為了驅動更長電纜,串行器提供可編程預加重/去加重,解串器提供可編程通道均衡器。GMSL器件在串行(串行器)和并行(解串器)輸出具有可編程擴頻功能。串行鏈路輸入和輸出滿足ISO 10605和IEC 61000-4-2 ESD標準。串行器主電源電壓為1.8V;解串器主電源電壓為3.3V;I/O電源為1.8V至3.3V。兩款器件均采用64引腳、TQFP封裝,帶裸焊盤,工作在-40°C至+105°C汽車級溫度范圍。
應用
- 高分辨率汽車導航
- 兆像素照相系統
- 后排座信息終端
特性
- 通過控制通道可設置HDCP加密使能/禁用
- 控制信號處理所有HDCP協議—無需獨立的控制總線
- HDCP密鑰預先設置在非易失安全存儲器
- 2.5Gbps凈荷數據率(額定3.125Gbps)
- 交流耦合串行鏈路,帶有8b/10b行編碼
- 8.33MHz至104MHz (24位模式)或6.25MHz至78MHz (32位模式)像素時鐘
- 4位至32位字長,8kHz至192kHz I2S音頻通道支持高清音頻
- 內置半/全雙工雙向控制通道
- 基本模式:9.6kbps至1Mbps
- 旁路模式:9.6kbps至1Mbps
- 中斷支持觸摸顯示屏
- 遠端I2C主機控制外設
- 可編程預加重/去加重和通道均衡器,可驅動3.125Gbps數據沿電纜傳輸15m
- 串行或并行輸出提供可編程擴頻功能,降低EMI
- 解串器提供串行數據時鐘恢復,無需外部參考時鐘
- 自動數據率檢測,允許“實時”改變數據率
- 串行器像素時鐘輸入可旁路PLL,用于衰減抖動
- 內置PRBS發生器/檢測器,用于串行鏈路的BER測試
- 可檢測串行鏈路對地、對電池短路以及開路故障。
- ISO 10605和IEC 61000-4-2 ESD保護
MAX9263 DC電氣特性
典型操作特性
引腳配置描述
框圖
應用信息
錯誤檢查
解串器會檢查串行鏈路是否存在錯誤,并將檢測到的解碼錯誤數量存儲在8位寄存器DECERR(0x0D)中。如果在短時間內(錯誤率大于1/4)檢測到大量8b/10b解碼(或奇偶性)錯誤,解串器會失去鎖定并停止錯誤計數。然后,解串器會嘗試重新鎖定串行數據。成功鎖定后,DECERR會重置;通過UART成功讀取DECERR時,或者啟用自動錯誤重置功能時,DECERR也會重置。解串器在解碼或測試期間不檢查奇偶性錯誤,DECERR會重置為0x00。
解串器有一個漏極開路的ERR輸出。在正常運行期間,當解碼錯誤數量超過錯誤閾值ERRTHR(0x0C)時,或者至少檢測到1個PRBS錯誤時,該輸出會置為低電平。ERR在DECERR讀取、視頻鏈路鎖定或自動錯誤重置時重新置為高電平。
自動錯誤重置
重置錯誤的默認方法是讀取解串器中相應的錯誤寄存器(0x0D、0x0E)。自動錯誤重置會清除解碼錯誤計數器DECERR,并且ERR輸出在~1μs后變為低電平。自動錯誤重置通過AUTORESET(0x06、D6)進行禁用。啟用自動錯誤重置后,在設備處于PRBS測試模式時,自動錯誤重置不會運行。
PRBS自測試
串行器/解串器鏈路包含一個PRBS模式生成器和誤碼率驗證功能。首先,在解串器中禁用毛刺濾波器(設置DISVSFILT、DISHSFILT = 1)。接下來,在解串器中禁用VSYNC/HSYNC反相(設置INVVSYNC、INVHSYNC = 0)。然后,設置PRBSEN = 1(0x04、D5)在串行器中啟用。然后,解串器通過將PRBSEN = 0(0x04、D5)設置為0來啟動PRBS測試。然后,串行器通過將PRBSEN = 0設置為0來退出PRBS自測試。解串器使用一個8位寄存器(0x0E)來對檢測到的錯誤進行計數。控制鏈接還控制錯誤計數的開始和停止。在PRBS模式下,設備的錯誤輸出不反映串行器和解串器的ERR輸出結果,而是反映PRBS錯誤。
高速串行鏈路兩端的微控制器(雙微控制器控制)
通常,微控制器位于串行器端或解串器端,用于視頻顯示應用或圖像傳感應用。對于前者,串行器的兩個CDS引腳都設置為低電平;對于后者,CDS引腳都設置為高電平。但是,如果串行器和解串器的CDS引腳都為高電平,則串行器/解串器連接到兩個微控制器。在這種情況下,任一微控制器都可以與串行器或解串器通信。
如果兩端的微控制器同時使用控制鏈路,可能會發生爭用。串行器/解串器不提供避免爭用的機制。串行器/解串器在通信失敗時會發送確認幀。用戶可以實施更高層協議來避免爭用。此外,串行鏈路上的微控制器通信需要UART。在不需要時,微控制器可以通過FWDDCEN和REVDDCEN位(0x04、D1:0)在串行器/解串器中禁用正向和反向控制通道。UART通信通過串行鏈路停止。
在雙微控制器操作期間,只要任一微控制器的CDS引腳狀態發生變化,就不再會出現微控制器之間的爭用。如果鏈路恢復,相應狀態將如“鏈路啟動過程”部分所述。
例如,雙微控制器可用于圖像傳感應用,一個微控制器處于睡眠模式并等待喚醒,解串器處于喚醒狀態。喚醒引腳拉高后,串行器設置串行器的CDS引腳為低電平,并假定為主機控制串行器的寄存器。
HSYNC/VSYNC毛刺濾波器
解串器在HSYNC和VSYNC上包含單周期毛刺濾波器。這消除了HSYNC和VSYNC中的單周期毛刺,這些毛刺可能會導致HDCP串行器和解串器之間的同步丟失,同時啟用加密功能。默認情況下,毛刺濾波器通過將解串器中寄存器0x08的D[1:0]位寫入來禁用HSYNC或VSYNC中的毛刺濾波器。
毛刺濾波器啟用時,會抑制所有單周期寬脈沖信號。在運行PRBS誤碼率測試之前禁用毛刺濾波器。內部誤碼率檢查器假定輸入比特流為未改變的PRBS數據。
-
HDCP
+關注
關注
0文章
37瀏覽量
17485 -
解串器
+關注
關注
1文章
133瀏覽量
13956 -
MAX9263
+關注
關注
0文章
2瀏覽量
5705 -
MAX9264
+關注
關注
1文章
2瀏覽量
5948
發布評論請先 登錄
Maxim推出高速LVDS串行器/解串器MAX9259/MAX9260/MAX9265
Maxim推出高速LVDS串行器/解串器MAX9263/MAX9265/MAX9264
MX9259和MAX9260千兆多媒體LVDS視頻傳輸串行鏈路的詳細資料免費下載

評論