概述
AD809可以從19.44 MHz或9.72 MHz TTL/CMOS/ECL/PECL基準頻率產生155.52 MHz ECL/PECL輸出時鐘。它支持分布式時序架構,能夠將背板或PCB的19.44 MHz或9.72 MHz時序基準信號分配給多個155.52 Mbps端口。該器件可用來為一個或多個端口創建發送位時鐘。
輸入信號多路復用器支持環路定時應用,可從155.52 Mbps接收數據恢復155.52 MHz發送位時鐘。
低抖動VCO、低功耗和寬工作溫度范圍,使該器件適合在環路系統中為SONET/SDH/光纖產生155.52 MHz位時鐘。
該器件內置一個低成本、片內VCO,在輸入頻率為19.44 MHz或9.72 MHz時,可鎖定至該頻率的8倍或16倍。無需外部器件便可進行頻率合成。不過,用戶可以通過選擇阻尼因子電容來調整環路動態特性,環路阻尼由阻尼因子電容的值決定。
AD809的設計可保證在輸入端無信號時,時鐘輸出頻率的漂移很低(約20%)。
AD809采用+5 V或-5.2 V單電源供電,功耗為90 mW。
數據表:*附件:AD809 155MHz頻率合成器技術手冊.pdf
特性
- 頻率合成至155.52 MHz
- 19.44 MHz或9.72 MHz輸入
- 基準信號選擇復用
- 單電源供電:+5 V或–5.2 V
- 輸出抖動:2.0度(均方根)
- 低功耗:90 mW
- 10 KH ECL/PECL兼容輸出
- 10 KH ECL/PECL/TTL/CMOS兼容輸入
- 封裝:16引腳窄體150 Mil SOIC
框圖
典型特性曲線
使用AD809
接地層
建議使用一個接地層來連接模擬地和數字地。
電源連接
- 建議在(V_{CC})和地之間使用一個10 μF的電容。該電容應連接在(+5 V)電源線到(V_{CC2})(引腳3)之間。(V_{CC2})引腳用于為CLKOUT/CLKOUTN信號提供隔離電源。
- 建議在引腳14((AV_{CC2}))和引腳6((AV_{CC1}))之間分別使用一個10 μF的電容。在集成電路(IC)電源和地之間使用0.1 μF的電容進行去耦也是可取的。應盡可能靠近IC放置電源去耦電容。有關建議的連接方式,請參見圖5“傳輸線路”。
傳輸線路
對于正發射極耦合邏輯(PECL)輸入,建議使用50 Ω的傳輸線。
端接
- PECL輸入信號應使用端接電阻。建議使用金屬膜、精度為1%的電阻。
- PECL輸入信號的端接電阻應盡可能靠近PECL輸入引腳放置。
- 從電源到輸入和輸出負載電阻的連接應該是獨立的,而不是串聯連接。這樣可以避免這些信號之間的串擾。
環路阻尼電容(C_D)
可以使用陶瓷電容作為環路阻尼電容。一個22 nF的電容可提供10的阻尼系數。
-
頻率合成器
+關注
關注
5文章
293瀏覽量
32686 -
時鐘
+關注
關注
11文章
1875瀏覽量
132797 -
ad809
+關注
關注
0文章
3瀏覽量
948
發布評論請先 登錄
基于DDS的頻率合成器設計介紹
如何利用FPGA設計PLL頻率合成器?
155.52兆赫頻率合成器ad809數據表

AD809 155 MHz頻率合成器

1930–1990 MHz 高性能 VCO/頻率合成器,帶集成開關 skyworksinc

評論