一、PHY與網絡變壓器的核心作用
? PHY芯片(物理層芯片)
? 功能:實現數據編碼(如Manchester、PAM4)、時鐘恢復、鏈路協商(Auto-Negotiation)。
? 接口類型:MII/RMII/GMII/RGMII/SGMII等,速率覆蓋10M~10G。
? 網絡變壓器(網變)
? 核心功能:
? 信號隔離:隔離PHY與外部線纜的直流電位差(耐壓≥1500V)。
? 阻抗匹配:確保差分線阻抗穩定(100Ω±10%)。
? 共模噪聲抑制:通過中心抽頭接地濾除共模干擾。
──────────────────────────────────────────────────
二、不同速率下的設計原則
1. 10/100M以太網(10BASE-T/100BASE-TX)
? 信號線對:僅使用2對差分線(TX±、RX±)。
? 網變選型:
? 單端口或集成多端口(如4口網變模塊)。
? 支持1:1或1:1.25匝比(適應不同PHY驅動能力)。
? 關鍵設計要點:
? 阻抗控制:差分線阻抗100Ω,單端線50Ω。
? 濾波電容:中心抽頭對地接0.1μF+10nF電容(濾除高頻噪聲)。
? 布局優化:PHY與網變距離≤25mm,避免信號衰減。
2. 千兆以太網(1000BASE-T)
? 信號線對:4對差分線全雙工傳輸(每對雙向傳輸250Mbps)。
? 網變選型:
? 必須支持4對差分線隔離,帶寬≥100MHz。
? 推薦帶屏蔽殼的網變(如Halo TG系列),抑制串擾。
? 關鍵設計要點:
? 等長布線:同一線對內長度差≤5mil,線對間≤50mil。
? 電源去耦:PHY側電源引腳并聯10μF(低頻)+0.1μF(高頻)電容。
? ESD防護:網變外側接TVS二極管(如SRV05-4,鉗位電壓15V)。
3. 2.5G/5G/10G以太網(Multi-Gig)
? 信號特性:
? 2.5G/5G:基于10GBASE-T技術降頻,采用PAM-16編碼。
? 10G:需支持500MHz以上帶寬,線纜要求Cat6A/7。
? 網變選型:
? 高頻特性:插入損耗≤-1dB@500MHz。
? 推薦型號:Pulse Electronics J0G-0009NL(10G兼容)。
? 關鍵設計要點:
? 差分對間隔離:相鄰線對間距≥3倍線寬,減少串擾。
? 參考層完整性:差分線下方的GND層避免分割,保證回流路徑。
? 端接電阻:PHY側可預留49.9Ω電阻(調試時匹配阻抗)。
──────────────────────────────────────────────────
三、不同接口類型的接線設計
1. RJ45接口(銅纜)
? 標準接線:
? PoE集成設計:
? 網變需支持PoE(如PD69200兼容),中心抽頭接電源路徑。
? 隔離電壓≥1500V,避免電源與信號相互干擾。
2. SFP/SFP+接口(光纖)
? 設計差異:
? 光纖模塊不含網變,PHY直接驅動光模塊(需AC耦合電容)。
? 接線示例:PHY TX → 0.1μF電容 → 光模塊TX。
? 阻抗匹配:
? 光模塊側阻抗通常85Ω,需通過π型網絡調整(如串聯2.2Ω+并聯39Ω)。
──────────────────────────────────────────────────
四、通用硬件設計準則
? 電源與接地
? PHY電源分區:
? 模擬電源(AVDD)與數字電源(DVDD)獨立供電,磁珠隔離(如BLM18PG121SN1)。
? 網變中心抽頭接安靜地(Quiet GND),與數字地單點連接。
? EMC設計
? 共模扼流圈:在網變外側添加CMC(如DLW21HN121SQ2L),抑制輻射噪聲。
? 屏蔽措施:RJ45金屬外殼接機殼地,通過1nF電容隔直。
? PCB布局規范
? 分層策略:優先4層板,信號層-地-電源-信號層。
? 關鍵信號走線:
? 差分線對內等長,避免直角走線。
? 遠離時鐘、電源等噪聲源,間距≥3倍線寬。
──────────────────────────────────────────────────
五、典型問題與解決方案
──────────────────────────────────────────────────
PHY與網絡變壓器的接線設計是確保以太網性能的關鍵環節,需根據速率、接口類型及EMC要求靈活調整。在高頻場景下,阻抗控制、等長布線、電源完整性是三大核心原則,結合合理的選型與仿真驗證,可顯著提升系統穩定性與抗干擾能力。
審核編輯 黃宇
-
芯片
+關注
關注
459文章
52145瀏覽量
435746 -
接口
+關注
關注
33文章
8932瀏覽量
153170 -
網絡變壓器
+關注
關注
3文章
99瀏覽量
13495
發布評論請先 登錄
網絡變壓器參數分類和全面詳解

評論