女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

VDMOS器件關鍵參數介紹

芯長征科技 ? 來源:元器件封裝測試之友 ? 2024-10-08 17:16 ? 次閱讀

以下文章來源于元器件封裝測試之友 ,作者刨芯片的熊大大

wKgZomcE-HqAdpNYAAXrK037e74641.jpg

1 VDMOS器件關鍵參數介紹

如圖1所示,VDMOS結構就是P型注入和N+注入后兩次擴散形成P型區和N+型區,在硅表面P型區和N+型區之間形成溝道,在柵極加壓后溝道開啟,電流在溝道內沿表面流動,然后垂直地被漏極收集,圖中S為源極,D為漏極,G為柵極。VDMOS的制造工藝過程中采用自對準雙擴散工藝,自對準因為不會產生跑偏問題,可以精確控制溝道長度、短溝道與穿通電壓的矛盾。VDMOS結構中,若溝道長度太短,當源漏電壓較大時,在達到結的雪崩擊穿電壓之前,源漏之間已經穿通,也就是源漏電壓未達到設計的擊穿電壓。若想獲得更高的擊穿電壓就必須加大源漏結間的距離,但這樣會使器件跨導變小,降低頻率特性。而采用雙擴散工藝可以克服這一矛盾,在N-外延層上進行P區和N+區雙重擴散,精確控制溝道長度、形狀。漏區與溝道之間存在著N-外延層,它使PN-結的耗盡區主要向N-區一側擴展,從而有效地阻止了穿通效應的發生。外延層厚度可做得足夠大,以達到擊穿電壓的要求。

wKgZomcE-HqAJ0bgAACb2zery6c689.jpg

VDMOS器件關鍵參數包括開啟電壓(VTH)、導通電阻(RDSON)、源漏擊穿電壓(BVDSS)、柵源漏電(IGSS)、源漏間漏電(IDSS)等。

開啟電壓:VDMOS的有源區在柵電壓的控制下,逐漸由耗盡變為反型,直至形成導電溝道。則當有源區達到表面反型形成溝道的最小柵源電壓,我們定義它為VDMOS開啟電壓,用VTH表示??赡茉斐蒝DMOS開啟電壓用VTH超規格的原因:溝道區的摻雜濃度(P-BODY的注入劑量、驅入)、柵極氧化層的質量以及厚度。

導通電阻:每個VDMOS結構都可以說由八部分電阻組成(如圖2所示),也就是說電流由源極流向漏極需要經過這八部分電阻,分別為:源極接觸電阻(Rcs);源區體電阻(Rbs);溝道電阻(Rch);積累層電阻(Ra);結型場效應晶體管電阻(Rj);外延層電阻(Re);襯底電阻(Rbd);漏極接觸電阻(Rcd)??赡苡绊慥DMOS導通電阻的因素為源極接觸電阻,此區域為重摻雜,占導通電阻的比例很低,一般不會發生異常;溝道電阻,溝道長度(SRC/BODY的結深)的大/小,造成溝道電阻偏大/小;積累層電阻,積累層電阻占RDSON的比例很小,產生問題的可能性很小;外延層電阻,外延層的厚度/電阻率都直接影響到阻值;襯底電阻,襯底為重摻雜,電阻率比較低,但是襯底很厚,由襯底的厚度決定襯底電阻大小;漏極接觸電阻,主要是金屬和D極接觸的電阻,與背面金屬電阻和金屬和背面材料接觸合金有關。

源漏擊穿電壓:對于VDMOS這種結構,源漏擊穿電壓BVDSS規定為Vgs=0時在源漏間所加的最大反偏電壓,它表征了器件的耐壓的極限能力。反偏電壓的擊穿主要是以突變結PN-結的雪崩擊穿方式決定的,而且由于沒有少子貯存效應,不存在二次擊穿,因此簡化了對擊穿特性的研究。可能影響源漏擊穿電壓因素:P-BODY/N-EPI之間的結出現問題,漏電變大,擊穿電壓變低;P-BODY摻雜濃度/驅入異常;改變BODY注入劑量/驅入,可以最直接/有效地影響漏擊穿電壓;EPI缺陷;分壓環異常;表面缺陷,造成表面漏電。

柵源漏電(IGSS):IGSS是指在指定的柵極電壓情況下流過柵極的漏電流??赡苡绊憱旁绰╇姷囊蛩兀簴艠O氧化層質量;POLY層次的殘留;CONT的對偏,CONT對偏直接會造成G/S短路;S/G之間金屬殘留。

源漏間漏電(IDSS):IDSS是指在當柵極電壓為零時,在指定的源漏電壓下的源漏之間的泄漏電流。既然泄漏電流隨著溫度的增加而增大,IDSS在室溫和高溫下都有規定。漏電流造成的功耗可以用IDSS乘以源漏之間的電壓計算,通常這部分功耗可以忽略不計。源漏間漏電IDSS是衡量VDMOS器件性能的一個非常重要的參數,一般VDMOS產品要求IDSS<100 nA,若IDSS偏大,輕則使功耗增大,器件壽命縮短,重則導致DS短路,器件功能不正常。同時,VDMOS器件失效項目中,IDSS也是非常難解決的問題。由此可見,對IDSS失效的控制對于VDMOS器件來說是非常重要的。

測試電路如圖3所示,GS短接接地,在DS間加設定正向(反向)偏壓VDS,測量DS間的電流為IDSS,一般IDSS測量規范小于100 nA。

wKgZomcE-HqAJzsrAABIRdxxM2M028.jpg

2 IDSS失效原因分析

圖4為平面VDMOS器件的剖面結構。對于VDMOS器件來說,一個芯片可能由成千上萬如圖4所示的元胞構成,任何一個元胞源漏漏電偏大或者短接都會導致整個器件失效。IDSS失效一般都不會是短路,而是漏電偏大。短路的話,就直接是P-BODY/N-EPI的結擊穿了。

wKgaomcE-HqAMDgmAARrU-VQnn4826.jpg

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 二極管
    +關注

    關注

    148

    文章

    10039

    瀏覽量

    170285
  • VDMOS
    +關注

    關注

    0

    文章

    28

    瀏覽量

    20121
  • 柵極
    +關注

    關注

    1

    文章

    184

    瀏覽量

    21270

原文標題:VDMOS器件關鍵參數介紹

文章出處:【微信號:芯長征科技,微信公眾號:芯長征科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    200V/100A的VDMOS器件開發

    詳細論述了器件制造過程中的關鍵工藝環節,包括柵氧化、光刻套準、多晶硅刻蝕、P 阱推進等。流水所得VDMOS 實測結果表明,該器件反向擊穿特性良好
    發表于 12-02 10:45 ?3676次閱讀
    200V/100A的<b class='flag-5'>VDMOS</b><b class='flag-5'>器件</b>開發

    求一種減少VDMOS寄生電容的新結構?

    VDMOS的基本原理一種減小寄生電容的新型VDMOS結構介紹
    發表于 04-07 06:58

    VDMOS功率器件用硅外延片

    VDMOS功率器件用硅外延片:1973 年美國IR 公司推出VDMOS 結構,將器件耐壓、導通電阻和電流處理能力提高到一個新水平。功率VDMOS
    發表于 12-21 10:52 ?41次下載

    用虛擬制造設計低壓功率VDMOS

    隨著高壓器件和功率器件需求的不斷發展,大功率VDMOS器件的特有作用正日益顯現出來。VDMOS主要應用在高電壓和大電流兩種情況,在一些特殊的
    發表于 06-23 16:55 ?32次下載

    VDMOS器件結構

    VDMOS兼有雙極晶體管和普通MOS器件的優點,無論是開關應用還是線形應用,VDMOS都是理想的功率器件,VDMOS主要應用于電機調速、逆變
    發表于 12-01 14:09 ?115次下載
    <b class='flag-5'>VDMOS</b><b class='flag-5'>器件</b>結構

    VDMOS原理介紹

    VDMOS接近無限大的靜態輸入阻抗特性,非常快的開關時間,導通電阻正溫度系數,近似常數的跨導, 高dV/dt。
    發表于 12-01 14:11 ?180次下載
    <b class='flag-5'>VDMOS</b>原理<b class='flag-5'>介紹</b>

    功率VDMOS器件參數漂移與失效機理

    功率VDMOS 器件的工作條件通常惡劣,因此其可靠性研究格外重要。本文總結了目前眾多VDMOS 器件可靠性研究的結果,著重討論了功率VDMOS
    發表于 12-16 15:28 ?78次下載
    功率<b class='flag-5'>VDMOS</b><b class='flag-5'>器件</b>的<b class='flag-5'>參數</b>漂移與失效機理

    VDMOS功率晶體管的版圖設計

    形成規模化生產,而我國在 VDMOS 設計領域則處于起步階段。 本文首先闡述了 VDMOS 器件的基本結構和工作原理,描述和分析了器件設計中各種電性能
    發表于 05-16 17:38 ?0次下載

    基于VDMOS縱向電場的影響研究

    本課題的研究目的旨在從改變功率VDMOS的結構參數入手得到外延層厚度和柵源電壓對功率VDMOS縱向電場的影響,并且在結構參數變化的范圍內分析出最大電場位置的變化,為優化
    發表于 11-01 18:01 ?7次下載
    基于<b class='flag-5'>VDMOS</b>縱向電場的影響研究

    平面VDMOS器件工藝流程和基本電參數的詳細資料說明

    本文檔的主要內容詳細介紹的是平面VDMOS器件工藝流程和基本電參數的詳細資料說明。
    發表于 04-01 08:00 ?27次下載
    平面<b class='flag-5'>VDMOS</b><b class='flag-5'>器件</b>工藝流程和基本電<b class='flag-5'>參數</b>的詳細資料說明

    超結VDMOS的結構和應用

    超結VDMOS是一種發展迅速、應用廣泛的新型功率半導體器件
    的頭像 發表于 09-18 10:15 ?7691次閱讀
    超結<b class='flag-5'>VDMOS</b>的結構和應用

    vdmos器件的具體應用

    場效應晶體管)是一種基于MOSFET(金屬-氧化物-半導體場效應晶體管)結構的功率晶體管。它具有較寬的通道和漏極區域,能夠承受更大的電流和功率,并具備電壓阻斷功能。以下是VDMOS器件的具體應用: 一、電子設備
    的頭像 發表于 09-29 09:43 ?1041次閱讀

    vdmos器件厚度對電阻的影響

    VDMOS(Vertical Double-Diffused Metal Oxide Semiconductor Field Effect Transistor,垂直雙擴散金屬氧化物半導體
    的頭像 發表于 09-29 09:47 ?718次閱讀

    vdmos和mos有什么區別

    Vdmos(垂直雙擴散金屬氧化物半導體)和MOS(金屬氧化物半導體)是兩種不同類型的半導體器件,它們在結構、工作原理、應用等方面都有所區別。 1. 結構差異 Vdmos Vdmos是一
    的頭像 發表于 09-29 09:49 ?2181次閱讀

    vdmos是什么型器件

    VDMOS(Vertical Double-diffused Metal Oxide Semiconductor)是一種垂直雙擴散金屬氧化物半導體器件,屬于功率MOSFET(Metal Oxide
    的頭像 發表于 09-29 09:50 ?1935次閱讀