女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何有效解決Zynq-7000 AP SoC PS Efuse 設置的完整性在加電/斷電受到影響的問題

YCqV_FPGA_EETre ? 來源:未知 ? 作者:佚名 ? 2017-10-11 14:24 ? 次閱讀

描述

在一定條件下,在加電和斷電的過程中,Zynq-7000 AP SoC PS Efuse 設置的完整性可能會受到影響。

如果所有下列狀況都有發生,則 Zynq-7000 AP SoC PS eFUSE 設置的完整性可能會受到影響:1、推薦的加電和斷電順序未滿足2、PS_CLK 在加電和/或斷電過程中運行3、在 PS 加電過程中沒有按照要求斷言 PS_POR_B,或者在斷電過程中未斷言 PS_POR_B

可能會體現出下列癥狀:

  • RSA 認證的意外啟用或不正確的 RSA PPK 散列值所導致的啟動失敗

  • 因意外啟用 OCM ROM 128KB CRC 檢測導致啟動時長超過預期

  • 因意外的寫保護設置或空白檢查錯誤造成在 PS eFUSE 編程過程中出錯

解決方案

Zynq-7000 AP SoC 設計應該針對給 PS eFUSE 完整性造成的潛在影響進行評估。

請參見以下部分,了解評估潛在影響的方法。

我該如何評估設計在加電過程中是否受到影響?

如果下列所有三個加電測試問題的答案都是否,則 PS eFUSE 完整性可能會在加電過程中受到影響。

請參閱下文中的“何時需要進一步分析”部分。

加電測試 1:PS_POR_B 是否滿足數據手冊對加電的要求,而且是否在 VCCPINT、VCCPAUX 和 VCCO_MIO0 達到它們的最小電壓水平之前 PS_POR_B 斷言為低 (GND)?如果是,則無風險。通過該測試即為解決方案 1。

加電測試 2:是否 PS 參考時鐘 (PS_CLK) 在 VCCPINT 到達 0.80V 之前處于非活躍狀態?如果是,則無風險。通過該測試即為解決方案 2。

加電測試 3:供電順序是否遵循推薦的加電順序(1:VCCPINT、2:VCCPAUX、3: VCCO_MIO0)?

VCCPINT 必須在 VCCPAUX 到達 0.70V 以及 VCCO_MIO0 到達 0.90V 之前到達 0.80V。

如果是,則無風險。通過該測試即為解決方案 3。

我該如何評估設計是否在斷電過程中受到影響?

如果前述所有 4 個斷電測試問題的答案都是否,則 PS eFUSE 完整性可能會在斷電過程中受到影響。

請參閱下文中的“何時需要進一步分析”部分。

斷電測試 1:PS_POR_B 是否在 VCCPINT 到達 0.80V 前斷言 (GND) 并保持斷言直至 VCCPINT 低于 0.40V 或 VCCPAUX 低于 0.70V 或 VCCO_MIO0 低于 0.90V?

如果是,則無風險。通過該測試即為解決方案 4。

斷電測試 2:是否 PS 參考時鐘 (PS_CLK) 在 VCCPINT 到達 0.80V 之前處于非活躍狀態?

如果是,則無風險。通過該測試即為解決方案 5。

斷電測試 3:供電順序是否遵循推薦的斷電順序(1:VCCO_MIO0、2:VCCPAUX、3:VCCPINT)?也就是說:是否在 VCCPINT 到達 0.80V 之前 VCCO_MIO0 到達 0.90V 或 VCCPAUX 到達 0.70V?

如果是,則無風險。通過該測試即為解決方案 6。

斷電測試 4:是否 PS_POR_B 保持去斷言 (VCCO_MIO0),而且 VCCPINT、 VCCPAUX 和 VCCO_MIO0 上的電壓斜坡下降保持無變化 ,直至至少其中一個電源達到并分別保持在 0.40V、0.70V 和 0.90V 以下?

如果是,則無風險。通過該測試即為解決方案 7。

對于出現了這些癥狀的系統,我該如何檢測 PS eFUSE 完整性?

請參閱下列附件章節,查看能夠通過讀取 PS eFUSE 陣列判斷是否有任何 PS eFUSE 設置與預期設置不同的 XMD 腳本?

請按照附件中 ReadMe.txt 文件的說明進行。

對于現有開發板設計,什么時候需要進一步分析?

關于現有開發板設計的進一步分析,請打開 Xilinx 支持服務請求并準備好提供下列信息:

. 放大加電順序. 放大斷電順序

  • 問題的癥狀(如果有)。

  • 如果觀察到有癥狀存在,您將需要 PS eFUSE 陣列條件(ps_efuse.log 文件)。

  • 運行附加的 zynq_efuse_read_normal.zip 實用工具即可得到該信息。查看附件部分。

  • PS_POR_B、VCCPINT、VCCPAUX 以及 VCCO_MIO0的四通道視圖。

  • PS_CLK 活動情況與上述一個或多個通道有關的加電及斷電視圖

為確保 PS eFUSE 完整性而提供的解決方案

有多種解決方案可用于確保 PS eFUSE 的完整性。至少要有一個加電解決方案和一個斷電解決方案,才能確保 PS eFUSE 的完整性。

這些解決方案可分為以下類別:

  • 在加電(解決方案 1)和斷電(解決方案 4)漸變階段控制 PS_POR_B

  • 在加電(解決方案 2)和斷電(解決方案 5)漸變階段控制 PS_POR_B

  • 控制加電(解決方案 3)和斷電(解決方案 6)順序

加電解決方案 1:

請滿足 PS_POR_B 的數據手冊要求。PS_POR_B 在 VCCPINT、VCCPAUX和 VCCO_MIO0 到達最低工作電壓水平前都需要進行斷言。

此外,對于相關(Xilinx 答復 63149)的關注點,請查看數據手冊中的 PS 重置斷言時序要求。

加電解決方案 2:

禁用 PS 參考時鐘 (PS_CLK),直到 VCCPINT高于 0.80V。

加電解決方案 3:

請遵循數據手冊推薦的 PS 加電順序。

具體而言,為確保 PS eFUSE 完整性,VCCPINT必須在 VCCPAUX到達 0.70V 和 VCCO_MIO0 到達 0.90V 之前到達 0.80V。

斷電解決方案 4:

在 VCCPINT到達 0.80V 之前將 PS_POR_B 斷言為 GND,保持斷言直至 VCCPINT低于 0.40V,VCCPAUX 低于 0.70V,或者 VCCO_MIO0 低于 0.90V。

斷電解決方案 5:

在 VCCPINT低于 0.80V 之前,禁用 PS 參考時鐘 (PS_CLK)。

斷電解決方案 6:

請遵循數據手冊推薦的 PS 斷電順序。

具體而言,為確保 PS eFUSE 完整性,VCCO_MIO0必須到達 0.90V 或 VCCPAUX必須達到 0.70V,直至 VCCPINT到達 0.80V。

斷電解決方案 7:

PS_POR_B 保持去斷言 (VCCO_MIO0),而且 VCCPINT、 VCCPAUX和 VCCO_MIO0上的電壓斜坡降低保持 無變化,直至至少其中一個電源達到并分別保持在 0.40V、0.70V 和 0.90V 以下。

PVT 考慮:

不論工藝、電壓和溫度出現任何變化,上述加電和斷電條件都必須滿足。

VCCPINT、VCCPAUX 和 VCCMIO 的限值描述已考慮各種不同的 PVT 條件。

但用戶需要確認 PS_CLK 或 PS_POR_B 上的任何變化不會在不同的 PVT 場景中觸發產生故障的條件。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Zynq-7000
    +關注

    關注

    3

    文章

    144

    瀏覽量

    37274

原文標題:【專家坐堂Q&A】PS eFUSE 完整性的加電/斷電序列要求

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    是德示波器電源完整性分析中的應用

    影響系統穩定性,甚至可能導致系統失效。因此,對電源完整性進行精確分析和有效的解決至關重要。而作為電子測量領域領先廠商,是德(Keysight)的示波器憑借其卓越的性能和豐富的功能,電源完整性
    的頭像 發表于 01-07 11:05 ?363次閱讀
    是德示波器<b class='flag-5'>在</b>電源<b class='flag-5'>完整性</b>分析中的應用

    聽懂什么是信號完整性

    2024年12月20日14:00-16:00中星聯華科技將舉辦“高速信號完整性分析與測試”-“碼”上行動系列線上講堂線上講堂。本期會議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號完整性?高速
    的頭像 發表于 12-15 23:33 ?569次閱讀
    聽懂什么是信號<b class='flag-5'>完整性</b>

    當ADC3663的LVDS輸出給到ZYNQ-7000的LVDS接收這兩者之間可以直連嗎?

    ADC3663的LVDS差分輸出與xilinx的ZYNQ-7000的LVDS輸入的電平匹配問題 ADC3663的供電是1.8V,ADC3663的LVDS輸出給到ZYNQ-7000的BANK12
    發表于 11-14 07:43

    Xilinx ZYNQ 7000系列SoC的功能特性

    本文介紹下Xilinx ZYNQ 7000系列SoC的功能特性、資源特性、封裝兼容以及如何訂購器件。
    的頭像 發表于 10-24 15:04 ?2449次閱讀
    Xilinx <b class='flag-5'>ZYNQ</b> <b class='flag-5'>7000</b>系列<b class='flag-5'>SoC</b>的功能特性

    信號完整性和信號一致你還不知道嗎?#示波器 #信號完整性

    信號完整性
    安泰儀器維修
    發布于 :2024年09月25日 17:59:54

    高速電路中的信號完整性和電源完整性研究

    高速電路中的信號完整性和電源完整性研究
    發表于 09-25 14:44 ?0次下載

    高速高密度PCB信號完整性與電源完整性研究

    高速高密度PCB信號完整性與電源完整性研究
    發表于 09-25 14:43 ?5次下載

    高速PCB的信號完整性、電源完整性和電磁兼容研究

    電子發燒友網站提供《高速PCB的信號完整性、電源完整性和電磁兼容研究.pdf》資料免費下載
    發表于 09-19 17:37 ?0次下載

    把信號完整性設計落到實處

    的方法和操作步驟,幫助工程師有效實施設計,避免失敗。課程要點解析1信號完整性概述:信號完整性涉及信號傳輸過程中保持其質量的能力。影響信號質量的因素包括傳輸線特性、信
    的頭像 發表于 08-30 12:29 ?573次閱讀
    把信號<b class='flag-5'>完整性</b>設計落到實處

    信號完整性與電源完整性-電源完整性分析

    電子發燒友網站提供《信號完整性與電源完整性-電源完整性分析.pdf》資料免費下載
    發表于 08-12 14:31 ?76次下載

    信號完整性與電源完整性-差分對的特性

    電子發燒友網站提供《信號完整性與電源完整性-差分對的特性.pdf》資料免費下載
    發表于 08-12 14:28 ?1次下載

    信號完整性與電源完整性-信號的串擾

    電子發燒友網站提供《信號完整性與電源完整性-信號的串擾.pdf》資料免費下載
    發表于 08-12 14:27 ?1次下載

    信號完整性與電源完整性 第一章 概論

    電子發燒友網站提供《信號完整性與電源完整性 第一章 概論.pdf》資料免費下載
    發表于 08-09 14:49 ?1次下載

    示波器探頭電源完整性測量上的應用

    電子設備的開發和維護過程中,電源完整性是一個至關重要的考量因素。電源完整性(Power Integrity, PI)涉及到電源分配網絡(PDN)的性能,確保電子設備能夠獲得穩定、干凈的電源供應
    的頭像 發表于 08-02 09:38 ?524次閱讀
    示波器探頭<b class='flag-5'>在</b>電源<b class='flag-5'>完整性</b>測量上的應用

    搞定電源完整性,不如先研究PDN

    (Power Integrity,簡稱PI)是指電源波形的質量,它研究的是電源分配網絡(Power Distribution Network,簡稱PDN)。電源完整性的設計目標是把電源噪聲控制一個很小的容差范圍內,實時響應負載對電流的快速變化,從而為芯片提供干凈穩定的
    的頭像 發表于 06-13 18:16 ?3745次閱讀
    搞定電源<b class='flag-5'>完整性</b>,不如先研究PDN