女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

設計原理圖:基于6UVPX C6678+XCVU9P的4路2Gsps AD 8路2Gsps DA 信號處理板卡612

hexiaoyan510 ? 來源:hexiaoyan510 ? 作者:hexiaoyan510 ? 2024-07-30 11:25 ? 次閱讀

基于6UVPX C6678+XCVU9P的4路2Gsps AD 8路2Gsps DA 信號處理板卡


一、板卡概述

板卡基于6U VPX標準結構,北京太速科技板卡包含一個C6678 DSP芯片,一個XCVU9P 高性能FPGA,8路DA ,4路AD。

wKgZomaoXMmALOQUAAFNpjpBoaM919.png



二、技術指標

● DSP處理器采用TI 8核處理器TMS320C6678;
● DSP 外掛一組64bit DDR3顆粒,總容量2GB,數據速率 1333Mb/s;
● DSP 采用EMIF16 NorFlash加載模式,NorFlash容量 32MB;
● DSP 外掛一路千兆以太網1000BASE-T;
● FPGA處理器采用Xilinx VirtexUltralSCALE+ 系列芯片 XCVU9P;
● FPGA外掛2組DDR4 ,每組2GB,64bit 容量
● FPGA 引出1路QSPF+,每路數據速率40Gb/s;
● FPGA與DSP之間通過RapidIO互聯 ;
● VPX 連接器上外接FPGA的24個GTY,LVDS信號,DSP的 1路以太網 ;
● 四路AD , 2片AD芯片,采用AD9689芯片,該芯片集成了兩個14位的高速ADC,采樣速率高達3GSPS,物理接口為 SMA;
● 八路DA,4片DA芯片,采用AD9172芯片,該芯片為16位分辨率,最大輸入數據速率為3Gsps,50歐姆阻抗,物理接口為SMA;
● AD,DA時鐘同源,包括外時鐘輸入, 外出發輸入。

三、軟件系統

● 提供FPGA的接口測試程序,包括 DDR4、光纖、RapidIO等接口
● 提供FPGA的AD,DA JESD204接口測試程序,包括多路同步采集。
● 提供DSP接口測試程序,包括DDR3、Flash、RapidIO、網絡、uart接口。

四、物理特性

● 尺寸:6U CPCI板卡,大小為160X233.35mm。
● 工作溫度:0℃~ +55℃ ,支持工業級 -40℃~ +85℃
● 工作濕度:10%~80%

五、供電要求

● 雙直流電源供電。整板功耗 50W。
● 電壓:+12V 10A。
● 紋波:≤10%

六、應用領域

● 軟件無線電系統,基帶信號處理,無線仿真平臺等。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 信號處理板
    +關注

    關注

    0

    文章

    23

    瀏覽量

    8756
  • 基帶信號
    +關注

    關注

    0

    文章

    32

    瀏覽量

    11271
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    設計原理圖:U200E 基于VU9P4QSFP28光纖PCIeX16收發卡

    基于XCVU9P4QSFP28光纖PCIeX16收發卡。該板卡要求符合PCIe 3.0標準,包含一片XCVU9P-2FLGA2014I、
    的頭像 發表于 05-29 11:02 ?107次閱讀
    設計<b class='flag-5'>原理圖</b>:U200E 基于VU<b class='flag-5'>9P</b>的<b class='flag-5'>4</b><b class='flag-5'>路</b>QSFP28光纖PCIeX16收發卡

    410?基于?XCVU9P+?C6678?的?100G?光纖的加速卡

    基于 XCVU9P+ C6678 的 100G 光纖的加速卡
    的頭像 發表于 05-08 08:32 ?145次閱讀
    410?基于?<b class='flag-5'>XCVU9P</b>+?<b class='flag-5'>C6678</b>?的?100G?光纖的加速卡

    如果使用此時鐘去接收數據,其接收性能和使用DCLK相比如何?

    我看到TI的ADC08D1020 有同步時鐘DCLK2,想咨詢一下:如果使用此時鐘去接收數據,其接收性能和使用DCLK相比如何? TI是否推薦使用此時鐘去接收數據? 如果使用ADC08D1020 實現單通道2Gsps的采樣,是不是只能使用DCLK? 非常感謝!
    發表于 01-21 10:08

    高速圖像處理卡設計原理圖:527-基于3U VPX XCZU15EG+TMS320C6678信號處理

    C6678信號處理板 , FPGA 信號處理 , FPGA開發平臺 , XC7Z045板卡 ,
    的頭像 發表于 12-25 09:51 ?529次閱讀
    高速圖像<b class='flag-5'>處理</b>卡設計<b class='flag-5'>原理圖</b>:527-基于3U VPX XCZU15EG+TMS320<b class='flag-5'>C6678</b>的<b class='flag-5'>信號</b><b class='flag-5'>處理</b>板

    采用ADS54J20EVM同時對兩模擬信號進行1GSPS采樣遇到的疑問求解

    我計劃采用ADS54J20EVM同時對兩模擬信號進行1GSPS采樣率的采樣,所有采樣點在不抽取的情況下完全輸出,但查看ADS54J20手冊JESD204B接口輸出設置上發現如下疑問: Table
    發表于 12-13 07:37

    6U CPCI板卡設計方案:8-基于雙TMS320C6678 + XC7K420T的6U CPCI Express高速數據處理平臺

    C6678 , C6678板卡 , C6678圖像處理板 , 高速數據處理平臺 , XC7K42
    的頭像 發表于 12-09 11:15 ?666次閱讀
    <b class='flag-5'>6</b>U CPCI<b class='flag-5'>板卡</b>設計方案:<b class='flag-5'>8</b>-基于雙TMS320<b class='flag-5'>C6678</b> + XC7K420T的<b class='flag-5'>6</b>U CPCI Express高速數據<b class='flag-5'>處理</b>平臺

    XCVU13P板卡設計原理圖:509-基于XCVU13P4QSFP28光纖PCIeX16收發卡

    PCIeX16收發卡 , XCVU9P卡 , XCVU13P , XCVU13P板卡 , QSFP28光纖
    的頭像 發表于 11-23 17:06 ?762次閱讀
    <b class='flag-5'>XCVU13P</b><b class='flag-5'>板卡</b>設計<b class='flag-5'>原理圖</b>:509-基于<b class='flag-5'>XCVU13P</b>的<b class='flag-5'>4</b><b class='flag-5'>路</b>QSFP28光纖PCIeX16收發卡

    PCIe收發卡設計資料:611-基于VU9P24Gsps AD 25G DA PCIe收發卡

    AD DA收發卡 , PCIe板卡 , PCIe收發卡 , VU9P板卡 , 高速AD板卡
    的頭像 發表于 11-20 10:05 ?480次閱讀
    PCIe收發卡設計資料:611-基于VU<b class='flag-5'>9P</b>的<b class='flag-5'>2</b><b class='flag-5'>路</b><b class='flag-5'>4Gsps</b> AD <b class='flag-5'>2</b><b class='flag-5'>路</b>5G <b class='flag-5'>DA</b> PCIe收發卡

    基于6U VPX XCVU9P+XCZU7EV的雙FMC信號處理板卡

    板卡基于6U VPX標準結構,包含一個XCVU9P 高性能FPGA,一片XCZU7EV FPGA,用于 IO擴展接口,雙HPC FMC擴展高速AD、
    的頭像 發表于 11-07 11:50 ?1277次閱讀
    基于<b class='flag-5'>6</b>U VPX <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b>

    XCVU9P 板卡設計原理圖:616-基于6U VPX XCVU9P+XCZU7EV的雙FMC信號處理板卡 高性能數字計算卡

    光纖加速計算 , 基帶信號處理 , 高性能數字計算卡 , 高速圖像處理卡 , XCVU9P
    的頭像 發表于 10-21 15:46 ?912次閱讀
    <b class='flag-5'>XCVU9P</b> <b class='flag-5'>板卡</b>設計<b class='flag-5'>原理圖</b>:616-基于<b class='flag-5'>6</b>U VPX <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC<b class='flag-5'>信號</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b> 高性能數字計算卡

    9129板卡設計原理圖:303-兩5.6Gsps 14bit DA FMC子卡

    DA FMC子卡 , FMC子卡 , 工業定制化儀器 , 圖像分析卡 , 圖像信號分析
    的頭像 發表于 10-12 17:19 ?714次閱讀
    9129<b class='flag-5'>板卡</b>設計<b class='flag-5'>原理圖</b>:303-兩<b class='flag-5'>路</b>5.6<b class='flag-5'>Gsps</b> 14bit <b class='flag-5'>DA</b> FMC子卡

    基于RFSOC 27或47DR 8ADC + 8DA 6U VPX板卡

    基于RFSOC 27或47DR 8ADC + 8DA 6U VPX
    的頭像 發表于 10-10 18:18 ?1130次閱讀
    基于RFSOC 27或47DR <b class='flag-5'>8</b><b class='flag-5'>路</b>ADC + <b class='flag-5'>8</b><b class='flag-5'>路</b><b class='flag-5'>DA</b> <b class='flag-5'>6</b>U VPX<b class='flag-5'>板卡</b>

    基于VU9P4 100G光纖 6U VPX板卡

    基于VU9P4 100G光纖 6U VPX板卡
    的頭像 發表于 09-29 09:28 ?733次閱讀
    基于VU<b class='flag-5'>9P</b>的<b class='flag-5'>4</b><b class='flag-5'>路</b> 100G光纖 <b class='flag-5'>6</b>U VPX<b class='flag-5'>板卡</b>

    智能加速計算卡設計原理圖:628-基于VU3P的雙100G光纖加速計算卡 XCVU3P板卡

    DA 信號處理板卡 , PCIe 光纖加速計算卡 , XCVU3P板卡 , 高速視頻采集卡 ,
    的頭像 發表于 08-01 11:03 ?633次閱讀
    智能加速計算卡設計<b class='flag-5'>原理圖</b>:628-基于VU3<b class='flag-5'>P</b>的雙<b class='flag-5'>路</b>100G光纖加速計算卡 <b class='flag-5'>XCVU3P</b><b class='flag-5'>板卡</b>

    ADC12D1x00RF 12位、3.2 GSPS2 GSPS RF采樣ADC數據表

    電子發燒友網站提供《ADC12D1x00RF 12位、3.2 GSPS2 GSPS RF采樣ADC數據表.pdf》資料免費下載
    發表于 07-22 10:08 ?0次下載
    ADC12D1x00RF 12位、3.2 <b class='flag-5'>GSPS</b>和<b class='flag-5'>2</b> <b class='flag-5'>GSPS</b> RF采樣ADC數據表