女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

自動化建模和優化112G封裝過孔 ——封裝Core層過孔和BGA焊盤區域的阻抗優化

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-29 15:19 ? 次閱讀

本文轉載自:Cadence楷登PCB及封裝資源中心

導讀:移動數據的迅速攀升、蓬勃發展的人工智能機器學習AI / ML)應用,以及 5G 通信對帶寬前所未有的需求,導致對現有云數據中心的服務器、存儲和網絡架構形成了巨大壓力。這些頗具挑戰性的應用需要高 I / O 帶寬和低延遲通信的支持。112G SerDes 技術具有卓越的長距性能、優秀的設計裕度、優化的功耗和面積,是下一代云網絡、AI / ML 和 5G 無線應用的理想選擇。由于更小的 UI 和更低的 SNR,在采用 112G 數據速率的過程中會遇到更大的挑戰。解決這一問題需要綜合考慮 RX / TX 規范、串擾、抖動、碼間干擾(ISI)和噪聲等多種因素,IEEE 標準也推出了通道運行裕度(COM)和有效回波損耗(ERL)作為測量標準,用于檢查高速串行系統的互操作裕度。

體現到信號完整性工程師的實際工作中,一項重要內容就是要分析和優化無源鏈路中的阻抗連續性和不同信號之間的串擾。封裝基板上的Core層過孔和BGA焊盤區域,是封裝上影響最大的阻抗不連續段,同時,這個區域因為有比較長的過孔縱向耦合,也是最容易引入串擾的地方,是我們需要重點優化的。本文我們將聚焦封裝Core層過孔的阻抗連續性優化。

一、封裝過孔區域的阻抗特性分析

下圖是一個典型的封裝Core過孔和BGA焊盤區域的差分回波損耗結果。在奈奎斯特頻率以下的差模-差模回損都已基本控制到-20dB以下。

wKgZomVdgqiAbn5NAAB-I-s5XSc346.png

我們再看下其對應的TDR結果。可以看到實際阻抗并不是很靠近目標值90歐姆的一條直線,而是存在多個阻抗不連續點。

wKgaomVdgqmAewdEAACIDfJF1hs577.png

我們可以結合Layout結構來理解其中的各段阻抗變化。首先看下阻抗最低的D點,這個地方對應的是BGA焊盤區域。一般要控制差分阻抗90歐,差分走線的線寬在25-30um左右,而BGA焊盤的直徑會有500-600um,所以這里最容易出現阻抗偏低的情況,需要把相鄰的幾層平面挖空。

wKgaomVdgrCAUl7vAAWUAzkAyy0619.png

另外一個阻抗較低的B點是Core層過孔的焊盤位置。這個焊盤的直徑一般是250-350um,也是比走線線寬高 了一個數量級,所以這里也要對相鄰幾層的平面做挖空處理。

wKgZomVdgreAVVsyAARWJEm9V3U254.png

C點區域是Core過孔的筒身部分。這部分會根據不同的筒身高度(Core層厚度)、相鄰層挖空大小/層數、周圍回流地孔的距離/數量等體現出容性或者感性。

最開始的阻抗較大的A點是走線在回流平面挖空區域部分。這個地方因為相鄰層都挖空掉,按照差分線寬量級的寬度布線,就會出現實際阻抗比目標值高的情況。

二、封裝過孔分析案例自動化建模

如上所述,封裝Core層過孔和BGA焊盤區域的多個布線參數都會影響這段鏈路的阻抗連續性,而且鏈路上不同組件對這些參數的調整方向需求有的還相互沖突,需要綜合權衡。這么多參數需要調整,不可能把所有的組合都先在封裝工具中設計出來再逐一用仿真工具提取模型進行分析。比較常見的做法是由資深的SI工程師根據經驗判斷最關鍵的參數和大致的取值范圍,請封裝設計工程師做幾種不同的場景,然后在這基礎上把各層挖空大小做成變量進行掃描,或者根據仿真結果手動迭代調整參數。但是,這種做法存在很多限制:首先是嚴重依賴資深工程師的經驗;其次是受項目交付周期限制,實際能覆蓋到的參數組合和調整范圍空間都比較有限;最后,如果出線層、疊層、材料、管腳排布、信號速率等發生變化,這些參數調整的結論不能直接復用,重新建模分析又非常消耗時間。

筆者的做法是利用仿真工具強大的參數表達式功能,編寫Python腳本,讀入PadStack、疊層材料、Pin Map等信息,自動創建封裝過孔優化工程,把上述各種參數,包括過孔間距、挖空區域大小、挖空層數、回流過孔方式、回流過孔距離、挖空區域走線線寬等,都在模型中做成可掃描的參數。這樣,調整參數時只要在仿真工具中修改數值,整個仿真結構也會跟著改動,不需要返回封裝設計工具進行調整,更加方便快捷。而且,不管疊層、材料、管腳排布等如何變化,只要簡單修改輸入配置文件,十分鐘就能完成新的仿真工程建模。

wKgZomVdgrmAR5XmAAnB_ZOKxNo125.png

三、設計參數自動化/智能化調整

完成仿真工程建模后,下一步就是要調整設計樣式的選擇和各設計參數的取值,以優化阻抗連續性和串擾大小。這里會遇到一個問題,就是由于參數數量多,每個參數還有各自的取值范圍,即便SI工程師根據經驗固定某些參數的數值或者綁定不同參數同步變化進行簡化,各參數排列組合后的取值空間很可能依然是巨大的。以5個獨立變量,每個變量10個掃描數值來計算,排列組合的取值空間就達到10^5=100,000個,這個數量級根本不可能在實際項目交付過程中去遍歷。即使是每個變量只有5個掃描數值,排列組合的取值空間也達到5^5=3125個,很難遍歷完成。因此,一般的做法還是需要SI工程師手動進行”調整參數”->”仿真”->”分析結果”->”調整參數”->”仿真“的迭代,受到項目交付周期和有效仿真/分析時間的限制,實際能完成的迭代次數非常有限,通常都不見得能找到最優解。

隨著仿真工具的發展,現在調參這個難題可以交給AI引擎來自動實現。這里我們利用Cadence最新推出的Optimality Intelligent System Explorer智能優化引擎來完成封裝過孔優化。在Cadence Clarity 3D Solver仿真工具中打開通過腳本創建出來的仿真工程,通過菜單欄命令打開Optimality Explorer優化引擎,接下來只需要設置好需要調整哪些參數、每個參數的取值范圍,然后定義好我們要優化的目標、設置并行跑的任務數量和仿真服務器資源,剩下的就是等Optimality Explorer根據機器學習算法自動完成” 調整參數”->” 仿真”->” 分析結果”->” 調整參數”->” 仿真 “的迭代,最終得到我們想要的優化結果了。

值得一提的是,Optimality Explorer除了官方給出的一些常用的插損、回損、串擾、TDR等優化目標,還支持Python接口,可以用Python自定義任意的目標函數,比如本例我們用了自定義的TDR指標作為優化目標,綜合考慮了TDR結果中的阻抗偏差最大值、阻抗偏差峰峰值、偏差阻抗長度等指標。

wKgaomVdgr2Abhk0AAGYRpndiAs057.png

Optimality Explorer的收斂曲線如下。經過幾十次迭代后,得到的仿真結果TDR指標就已經優于工程師手動迭代的結果。因為是工具自動調參,不需要工程師干預,我們可以按原定設置最大迭代次數繼續進行優化,進一步得到更優化的結果。

wKgZomVdgr6ALrltAADqlbks5vc893.png

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 阻抗
    +關注

    關注

    17

    文章

    970

    瀏覽量

    46982
  • 封裝
    +關注

    關注

    128

    文章

    8446

    瀏覽量

    144687
  • BGA
    BGA
    +關注

    關注

    5

    文章

    564

    瀏覽量

    48098
  • 焊盤
    +關注

    關注

    6

    文章

    586

    瀏覽量

    38674
  • 過孔
    +關注

    關注

    2

    文章

    208

    瀏覽量

    22193
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    高速電路中的過孔效應與設計

    的關鍵因素。過孔本質上可以視為由電容、電感和電阻組成的參數模型,其特性可通過場提取工具或TDR測試獲得。計算公式計算:D2:過孔區直徑:inch;DI:過孔
    的頭像 發表于 04-25 19:28 ?234次閱讀
    高速電路中的<b class='flag-5'>過孔</b>效應與設計

    高速PCB設計過孔不添亂,樂趣少一半

    BOTTOM面的層面,扇出過孔的Z軸方向有效長度較長(簡稱長過孔)。 所以,現在的問題就是該如何對長、短兩種過孔分別進行優化了。 雷豹決定先看短孔的情況,因為短孔通常呈容性,
    發表于 04-01 15:07

    Allegro Skill封裝原點-優化

    在PCB設計中,部分文件可能因從Altium Designer或PADS軟件轉換而來,導致兼容性問題。這些問題通常表現為貼片自動增加Thermal Pad、Anti Pad以及
    的頭像 發表于 03-31 11:44 ?973次閱讀
    Allegro Skill<b class='flag-5'>封裝</b>原點-<b class='flag-5'>優化</b><b class='flag-5'>焊</b><b class='flag-5'>盤</b>

    聊聊高速PCB設計100Gbps信號的仿真

    今年開始其實我們已經圍繞100G的高速信號仿真寫了多篇文章啦,2025年高速先生第一篇文章就是和這個相關:當DEEPSEEK被問到:如何優化112GBPS信號過孔
    發表于 03-17 14:03

    BGA設計與布線

    理性能。···???////BGA設計////???···BGA設計是確保焊接可靠性的基
    的頭像 發表于 03-13 18:31 ?605次閱讀
    <b class='flag-5'>BGA</b><b class='flag-5'>焊</b><b class='flag-5'>盤</b>設計與布線

    過孔的區別是什么?

    (Pad)和過孔(Via)在電子制造和PCB(印刷電路板)設計中扮演著不同的角色,它們之間的主要區別體現在定義、原理、作用以及設計細節上。以下是對這兩者的詳細比較:
    的頭像 發表于 02-21 09:04 ?635次閱讀

    當DeepSeek被問到:如何優化112Gbps信號過孔阻抗

    當高速先生問DeepSeek如何優化112Gbps信號過孔阻抗時,得到的答案是這樣的……
    的頭像 發表于 02-11 14:03 ?330次閱讀
    當DeepSeek被問到:如何<b class='flag-5'>優化</b><b class='flag-5'>112</b>Gbps信號<b class='flag-5'>過孔</b><b class='flag-5'>阻抗</b>?

    不是!讓高速先生給個過孔優化方案就那么難嗎?

    高速先生成員--黃剛 又是嶄新的一年哈,高速先生在總結去年一年的粉絲互動問題時,驚人的發現排在前列的問題就包括了差分過孔優化方法能不能大概給出來。當然,大家都知道,像傳輸線的阻抗板廠可以來保證
    發表于 01-21 08:50

    請問LM96511 0.5mm間距的bga封裝怎么處理呢?

    0.5mm間距的bga封裝怎么處理呢?如果扇出的話要用4mil的過孔進行激光打孔,價格十分昂貴。而如果在盤上打孔,孔徑和
    發表于 01-09 08:07

    差不多的連接器,阻抗能有多大差異?

    。 開始我們的研究,兩種連接器布局面均在TOP,差分信號特征阻抗要求100歐姆。直接看看二者在同一PCB上的阻抗表現如何。 首先出場的是25G連接器,反
    發表于 12-02 17:46

    不同BGA封裝類型的特性介紹

    軟質的1~2PCB電路板。 焊接時采用低熔點焊料合金,焊料球材料為高熔點焊料合金。 利用球的自對準作用,回流焊過程中球的表面張力可達到球與
    的頭像 發表于 11-20 09:36 ?1713次閱讀

    Xilinx 7系列FPGA PCB設計指導

    內放置通孔。取而代之的是,使用一小段連接到表面的走線。連接走線的最小長度由PCB制造商的最小尺寸規格確定。微孔技術不受限制,過孔可以直接放置在
    發表于 07-19 16:56

    剖析中孔對空洞的影響

    在PCB設計中,過孔(via)是一種常見的連接方式,它可以將不同的線路相連,或者提供元器件的焊接位置。過孔有多種類型,其中一種是中孔(via in pad),即將
    的頭像 發表于 07-05 17:29 ?734次閱讀
    剖析<b class='flag-5'>盤</b>中孔對空洞的影響

    PCB阻抗匹配過孔的多個因素你知道哪些?

    的金屬孔。它由鉆孔、鍍銅和阻組成。過孔的主要作用是提供信號的傳輸路徑,并在不同之間建立電氣連接。 為了確保信號在
    的頭像 發表于 07-04 17:39 ?2150次閱讀

    過孔蓋油:優點和缺點

    本文要點術語“過孔蓋油”是指用阻(阻油墨)或類似材料覆蓋過孔,通常覆蓋在PCB的兩面。在本文中,我們將探討
    的頭像 發表于 06-22 08:12 ?2434次閱讀
    <b class='flag-5'>過孔</b>蓋油:優點和缺點