女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Clock時鐘電路PCB設(shè)計布局布線要求

揚興科技 ? 2023-11-16 17:17 ? 次閱讀

時鐘電路就是作為計時功能準確運動的振蕩電路,任何工作都是依照時間順序,那么產(chǎn)生這個時間的電路就是時鐘電路,時鐘電路一般是由晶體振蕩器/諧振器控制芯片/RTC芯片以及匹配電容組成。

如圖1所示

wKgaomVV21mAM2DxAAA70UBcktg010.png如圖1

針對時鐘電路PCB設(shè)計有以下注意事項:

1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,布局時應(yīng)與芯片在同一層并盡量靠近放置,以避免打過孔,晶體走線盡可能的短,遠離干擾源,盡量遠離板邊緣;

2、如果出現(xiàn)晶體電路在布局過程中與芯片放置在不同層的情況,應(yīng)盡可能的讓靠近芯片,讓走線變短,并需要將晶體走線全程進行包地處理,以避免被干擾;

3、晶體以及時鐘信號走線需要全程包地處理,包地線每隔200-300mil至少添加一個GND過孔,并且必須保證鄰層的地參考面完整,如圖2所示;

4、晶體的當前層可圍繞其進行GND走線形成地環(huán),在地環(huán)放置GND過孔,連接到相鄰的GND平面層,用以隔離噪聲;

如圖2所示

wKgZomVV3c6ANWK3AAAwgSZ_Yyg383.png如圖2

5、時鐘走線Xin與Xout以及晶體下方投影區(qū)域禁止任何走線,避免噪聲耦合進入時鐘電路;

6、晶體下面相鄰層必須保證完整的參考平面,避免出現(xiàn)跨分割現(xiàn)象,有助于隔離噪聲,保持晶體輸出。

如下圖3所示

wKgZomVV3f6Af3e0AAA7pso-0U0428.png如圖3
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 晶體
    +關(guān)注

    關(guān)注

    2

    文章

    1384

    瀏覽量

    36112
  • 晶振
    +關(guān)注

    關(guān)注

    34

    文章

    3194

    瀏覽量

    69536
  • 時鐘芯片
    +關(guān)注

    關(guān)注

    2

    文章

    262

    瀏覽量

    40573
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    高速PCB板的電源布線設(shè)計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設(shè)計提出了更高的要求。本文正是基于這種背景下,對高速
    發(fā)表于 04-29 17:31

    技術(shù)資料—PCB設(shè)計規(guī)范

    布線布局 晶振外殼接地。 4 PCB 布線布局 時鐘
    發(fā)表于 04-25 17:24

    PCB】四層電路板的PCB設(shè)計

    摘要 詳細介紹有關(guān)電路板的PCB設(shè)計過程以及應(yīng)注意的問題。在設(shè)計過程中針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線
    發(fā)表于 03-12 13:31

    電子工程師的PCB設(shè)計經(jīng)驗

    本文分享了電子工程師在PCB設(shè)計方面的經(jīng)驗,包括PCB布局布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?1130次閱讀

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響
    的頭像 發(fā)表于 01-07 09:21 ?944次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    pcb設(shè)計時注意事項

    前期準備 ? PCB設(shè)計前要與原理設(shè)計、可靠性設(shè)計、電磁兼容設(shè)計、工藝結(jié)構(gòu)溝通, 確 定PCB整體的外圍結(jié)構(gòu)和接口布局。 ? 與原理設(shè)計確認PCB網(wǎng)表和器件封裝。
    發(fā)表于 12-26 16:51

    PCB布線布局電路設(shè)計規(guī)則

    常用的PCB設(shè)計規(guī)則
    發(fā)表于 11-09 14:10 ?108次下載

    串行接口PCB設(shè)計指南:優(yōu)化布局布線策略

    所提供的表格僅供參考,實際引腳定義可能會因不同的串行接口實現(xiàn)而有所不同。 具體引腳定義應(yīng)參考相關(guān)硬件文檔或電路圖 。 三、串行接口PCB設(shè)計 1、串口一般用到的信號只有 RXD,TXD,GND 。 2
    發(fā)表于 09-18 12:02

    AM62 PCB設(shè)計逃逸布線應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《AM62 PCB設(shè)計逃逸布線應(yīng)用說明.pdf》資料免費下載
    發(fā)表于 09-13 09:58 ?0次下載
    AM62 <b class='flag-5'>PCB設(shè)計</b>逃逸<b class='flag-5'>布線</b>應(yīng)用說明

    AM62x(AMC)PCB設(shè)計逃逸布線應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《AM62x(AMC)PCB設(shè)計逃逸布線應(yīng)用說明.pdf》資料免費下載
    發(fā)表于 09-10 09:57 ?0次下載
    AM62x(AMC)<b class='flag-5'>PCB設(shè)計</b>逃逸<b class='flag-5'>布線</b>應(yīng)用說明

    pcb設(shè)計布局的要點是什么

    PCB設(shè)計中,布局是一個非常重要的環(huán)節(jié),它直接影響到電路的性能、可靠性和成本。以下是關(guān)于PCB布局的一些要點,這些要點將幫助您設(shè)計出高質(zhì)量
    的頭像 發(fā)表于 09-02 14:48 ?763次閱讀

    PCB設(shè)計PCB制板的緊密關(guān)系

    。以下是它們之間的關(guān)系: PCB設(shè)計PCB制板的關(guān)系 1. PCB設(shè)計PCB設(shè)計是指在電子產(chǎn)品開發(fā)過程中,設(shè)計工程師使用專業(yè)的電子設(shè)計軟件創(chuàng)建
    的頭像 發(fā)表于 08-12 10:04 ?924次閱讀

    晶體振蕩器 PCB 布局設(shè)計指南

    一站式PCBA智造廠家今天為大家講講晶振在PCB板上如何布局?PCB時鐘晶振及相關(guān)元件布線原則。晶振
    的頭像 發(fā)表于 07-08 09:45 ?871次閱讀

    PCB設(shè)計的EMC有哪些注意事項

    是否滿足ESD或者EMI防護設(shè)計要求,撇開原理圖設(shè)計,PCB設(shè)計一般需要我們從PCB布局PCB布線
    的頭像 發(fā)表于 06-12 09:49 ?940次閱讀

    Clock時鐘電路PCB設(shè)計布局布線要求

    針對時鐘電路PCB設(shè)計有以下注意事項:1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,
    發(fā)表于 06-11 10:24 ?0次下載