CMRR(Common Mode Rejection Ratio)的絕對(duì)值越大對(duì)共模電壓的抑制能力越強(qiáng),本文主要討論在實(shí)際應(yīng)用中OPA關(guān)于CMRR的計(jì)算具體案例。
1.CMRR定義:
差分電壓放大倍數(shù)與共模電壓放大倍數(shù)的比值。
2.什么是共模電壓VCM?
定義為同相和反相輸入端的電壓的平均值,即: VCM=( VIN+ + VIN-)/2。如下圖,同相輸入放大器的VCM=VIN,反相放大器的VCM=0
3.什么是差模電壓VID?
定義為同相輸入端相對(duì)于反向輸入端的差值,即VID=VIN+ - VIN-。理想的OPA VIN+ = VIN-,但是由于運(yùn)放內(nèi)部的輸入電路中固有的不匹配,導(dǎo)致Vos的存在。
4.CMRR概念理解:
由于共模電壓的存在導(dǎo)致輸入差分對(duì)的偏置點(diǎn)改變從而導(dǎo)致Vos改變。因此CMRR就是描述隨著共模電壓變化,Vos變化的大小,即ΔVos/ΔVcm。
CMRR=20log10^(ΔVos/ΔVcm)
注意:
當(dāng)CMRR<0, CMRR=20log10^(ΔVos/ΔVcm),
當(dāng)CMRR>0,CMRR=20log10^( ΔVcm/ΔVos)。
其本質(zhì)是相同的,都是對(duì)共模電壓變化引起的Vos變化抑制能力的描述。
5.當(dāng)VCM=20VDC,案例計(jì)算:
以TL072C為例,CMRR=100dB(TYP),Vos=3mV(TYP)。
當(dāng)VCM=20VDC,當(dāng)同相比例放大,Gain=2, 電阻阻值100kΩ,如下圖。
CMRR=-100dB=20log10^(ΔVos/ΔVCM)
10^(100dB/20)=10^(-5)
CMRR DC=1μV/V
Vos_CMRR=1μV/V*20V=20μV
由于其Vos=3mV,因此基本可以忽略由CMRR帶來(lái)的輸入誤差。
6.當(dāng)VCM=20Vpp_100kHz,案例計(jì)算:
以TL072C為例,當(dāng)VCM為幅值20V,頻率為100kHz的正弦信號(hào)時(shí),同相比例放大,Gain=2, 電阻阻值100kΩ,如下圖。
運(yùn)放的CMRR是隨頻率的增加而降低的,Datasheeft中通常會(huì)給出一個(gè)曲線來(lái)表示這一變化。如下圖:
同樣的,計(jì)算CMRR_100kHz=20log10^(ΔVos/ΔVCM)=-82dB??梢缘玫絍os_CMRR=12.6μV/V*20V=0.252mV。
對(duì)于高精度的OPA來(lái)說(shuō),Vos只有幾個(gè)μV, 當(dāng)CMRR帶來(lái)的Vos_CMRR甚至是OPA本身Vos好幾倍,那么選擇高精度OPA就失去了意義。
共模干擾電壓的一種常見(jiàn)來(lái)源是50Hz或者60Hz交流噪聲。必須注意以保證運(yùn)放的CMRR不受電路中其他元件的影響而劣化。大電阻會(huì)使電路易受共模噪聲的干擾。一般來(lái)說(shuō)可以按比例減小電阻值并增大對(duì)應(yīng)的電容量,以保證電路的相應(yīng)不變。
審核編輯:湯梓紅
-
運(yùn)放
+關(guān)注
關(guān)注
49文章
1189瀏覽量
54010 -
共模電壓
+關(guān)注
關(guān)注
2文章
108瀏覽量
12990 -
差模電壓
+關(guān)注
關(guān)注
0文章
24瀏覽量
8649 -
CMRR
+關(guān)注
關(guān)注
0文章
84瀏覽量
15171
原文標(biāo)題:一文詳解運(yùn)放CMRR的具體計(jì)算
文章出處:【微信號(hào):gh_3a15b8772f73,微信公眾號(hào):硬件工程師煉成之路】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
深入理解運(yùn)放的工作原理內(nèi)部電路結(jié)構(gòu)

一文詳解運(yùn)算放大器共模抑制比(CMRR)

運(yùn)放參數(shù)解析:共模抑制比(CMRR)

一文詳解運(yùn)放七大應(yīng)用電路設(shè)計(jì)
如何計(jì)算單純由運(yùn)放的CMRR引起的共模電壓輸出?
如何根據(jù)運(yùn)放的電源的頻率確認(rèn)CMRR?
一文帶你深度理解運(yùn)放電路
一文詳解運(yùn)放電壓追隨電路
干貨 | 詳解運(yùn)放的電壓追隨電路

運(yùn)放CMRR的理解與計(jì)算

詳解運(yùn)放的失調(diào)電壓Vos

共模抑制比CMRR的影響

評(píng)論