女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

虹科干貨 | 如何測試與驗證復雜的FPGA設計(1)——面向實體或塊的仿真

廣州虹科電子 ? 2022-06-13 11:47 ? 次閱讀

IP核的開發過程中,面臨著許多關鍵技術,比如IP核的規格定義、基于接口的設計、IP核測試存取結構標準、IP核的驗證與打包等。對于IP核的驗證,主要是建立參照模型和測試平臺,然后進行回歸測試和形式驗證。這里參照的模型主要用于對系統功能進行驗證以及和RTL模型的對照驗證,該模型主要用Verilog HDL等語言來構造。測試平臺的建立與子模塊設計并行,搭建驗證環境和開發測試用例,并針對IP核的行為級模型對測試環境和測試用例進行調試,從而同步準備好用來仿真測試RTL級IP核的驗證環境和測試用例。

仿真和驗證是開發任何高質量的基于 FPGA 的 RTL 編碼過程的基礎。在本系列文章中,我們將分享我們設計過程中的關鍵步驟,并將基于虹科以太網IP核產品組合進行介紹。

整個過程的關鍵步驟如下:

面向實體/塊的仿真:通過在每個輸入信號上生成激勵并驗證 RTL 代碼行為是否符合預期,對構成每個 IP 核的不同模塊進行實體/塊的仿真。

面向全局的仿真:一旦不同的模塊被單獨驗證,則意味著下一步將整個IP仿真為單個 UUT(被測試單元)。

(On)硬件測試:盡管擴展的仿真計劃提供了良好的可信度,但仍有許多corner的情況無法在虛擬環境中驗證。對于這些情況,需要基于硬件的測試計劃,這也是獲得高質量結果的最后一步。

在本篇文章中,我們將描述第一步:IP 仿真的實體或塊級別是如何完成的。

面向實體或塊的仿真

“面向實體或塊的仿真”這一步驟意味著驗證在 IP 核內具有特定操作的特定實體或模塊的正確操作。每個 IP 核都由許多實體或塊組成,為了測試它們,每個實體會有不同的測試平臺,通過在輸入受到刺激時觀察設計的輸出來執行設計。這將有助于檢查預期的行為。

舉個例子就可以很好地理解這個步驟。下面我們先介紹虹科以太網交換機 IP 核的過濾數據庫。過濾數據庫存儲 MAC 地址及其相關信息以做出幀轉發決策。它是一個基于哈希的存儲器,每個地址條目都有一些存儲過濾數據的 bin。該哈希算法還生成過濾數據庫內存的索引

59ccc102-e8da-11ec-a2f4-dac502259ad0.png

過濾數據庫執行有三個主要過程:學習、查找和老化

學習過程負責在滿足不同條件時保存幀。

查找過程是在過濾數據庫中搜索并獲得幀的轉發端口掩碼的過程。

老化過程根據給定的時間段刪除舊的 MAC 條目。

59ee1cbc-e8da-11ec-a2f4-dac502259ad0.png

在這個仿真MAC表的具體案例中,請始終嘗試測試構成過濾數據庫功能的所有機制。從這個意義上說,就像學習不同的MAC,不同的查詢、老化是并行完成的,最后需要清除MAC表并驗證所有條目都已刪除。此外,研究并始終能夠測試可能的corner案例也十分重要。

測試和驗證復雜 FPGA 設計的第二個關鍵步驟將在下一篇文章中展開介紹。一旦形成 IP 核的所有實體都按預期工作,全局仿真就會發揮作用。


5a4561d4-e8da-11ec-a2f4-dac502259ad0.png

未完待續5a7c0ac2-e8da-11ec-a2f4-dac502259ad0.gif

IP核可以使開發人員減少工作量,并縮短產品上市時間。虹科目前已有豐富的IP核產品組合,包括TSN IP核、HSR/PRP IP核、以太網IP核、冗余IP核等,可以輕松集成到用戶的FPGA中。若想了解更多信息,歡迎通過sales@hkaco.com聯系虹科工業控制團隊!

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21954

    瀏覽量

    613943
  • 仿真
    +關注

    關注

    51

    文章

    4234

    瀏覽量

    135290
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    分享 PSI5通信信號分析與仿真,你需要哪些功能支持?

    PSI5在汽車電子系統傳感器通信中應用廣泛,但隨著汽車電子架構復雜,其傳感器系統開發、測試等面臨挑戰。PSI5通信存在信號完整性、多傳感器同步等問題。PSI5模擬器專為汽車電子工程
    的頭像 發表于 03-07 10:12 ?355次閱讀
    <b class='flag-5'>虹</b><b class='flag-5'>科</b>分享 PSI5通信信號分析與<b class='flag-5'>仿真</b>,你需要哪些功能支持?

    直播回放 | IO-Link技術概述與IO-Link OEM

    「一站式通訊解決方案」系列直播第1期圓滿落幕!本期主題為「IO-Link技術概述與IO-LinkOEM」感謝各位朋友的熱情參與!本期
    的頭像 發表于 02-19 17:34 ?539次閱讀
    <b class='flag-5'>虹</b><b class='flag-5'>科</b>直播回放 | IO-Link技術概述與<b class='flag-5'>虹</b><b class='flag-5'>科</b>IO-Link OEM

    方案 僅需4個步驟!輕松高效搭建TSN測試網絡

    隨著汽車行業向分層同構以太網網絡的轉型,時間敏感網絡(TSN)逐漸成為實現確定性以太網互操作性的關鍵解決方案。本文將詳細介紹如何快速搭建TSN測試網絡,涵蓋從流量特征分析到網絡配置的全過程,并介紹TSN網絡
    的頭像 發表于 01-06 11:32 ?439次閱讀
    <b class='flag-5'>虹</b><b class='flag-5'>科</b>方案 僅需4個步驟!輕松高效搭建<b class='flag-5'>虹</b><b class='flag-5'>科</b>TSN<b class='flag-5'>測試</b>網絡

    Verilog 測試平臺設計方法 Verilog FPGA開發指南

    Verilog測試平臺設計方法是Verilog FPGA開發中的重要環節,它用于驗證Verilog設計的正確性和性能。以下是一個詳細的Verilog測試平臺設計方法及Verilog
    的頭像 發表于 12-17 09:50 ?1002次閱讀

    培訓 | 重磅來襲!波形分析課程全面上線!

    還在為復雜的車輛故障診斷感到困惑?是否想掌握示波器波形分析的核心技術,提升自己的維修技能?別擔心!Pico聯手TG免拆診斷中心,專業波形分析課程正式啟動啦!為什么需要學
    的頭像 發表于 12-07 01:04 ?366次閱讀
    <b class='flag-5'>虹</b><b class='flag-5'>科</b>培訓 | 重磅來襲!波形分析課程全面上線!

    活動回顧 | 波形診斷開放日-上海站圓滿落幕!

    Pico開放日,你可以收獲哪些有趣的體驗吧!Pico產品展示這里有Pico全系列產品展示,包括四通道示波器主機、壓力傳感器、NVH套裝、毫歐與電機
    的頭像 發表于 12-07 01:04 ?478次閱讀
    <b class='flag-5'>虹</b><b class='flag-5'>科</b>活動回顧 | 波形診斷開放日-上海站圓滿落幕!

    方案 | 精準零部件測試!多路汽車開關按鍵功能檢測系統

    在汽車制造業中,零部件的安全性、功能性和可靠性是確保車輛整體性能的關鍵。針對車輛零部件的LIN/CAN總線仿真測試,提出了基于
    的頭像 發表于 11-01 11:04 ?553次閱讀
    <b class='flag-5'>虹</b><b class='flag-5'>科</b>方案 | 精準零部件<b class='flag-5'>測試</b>!多路汽車開關按鍵功能檢測系統

    FPGA仿真工具包軟件EasyGo Vs Addon介紹

    EasyGo Vs Addon是一款領先的FPGA仿真工具包軟件,它強大地連接了VeriStand軟件與Matlab/Simulink,為實時測試驗證領域帶來了前所未有的便利和效率,
    的頭像 發表于 10-24 15:55 ?932次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>仿真</b>工具包軟件EasyGo Vs Addon介紹

    FPGA仿真黑科技\"EasyGo Vs Addon \",助力大規模電力電子系統仿真

    一、EasyGo Vs AddonEasyGo Vs Addon是一款領先的FPGA仿真工具包軟件,它強大地連接了VeriStand軟件與Matlab/Simulink,為實時測試驗證
    發表于 10-23 18:18

    EasyGo實時仿真丨PCS儲能變流器控制仿真應用

    “CBox采用CPU+FPGA的雙模塊設計簡化了仿真流程,上位機軟件圖形化操作也很直觀,可在線實時調整參數,極大地提高了工作效率。”——華某實驗室FPGA以其快速并行處理能力,在儲能
    發表于 09-20 10:17

    干貨分享】硬件在環仿真(HiL)測試

    一、HiL是什么?硬件在環仿真(Hardware-in-the-Loop,簡稱HIL)是真的控制器連接假的被控對象,以一種高效低成本的方式對控制器進行全面測試。它是一種用于復雜設備控制器的開發與
    的頭像 發表于 09-19 17:15 ?2132次閱讀
    【<b class='flag-5'>干貨</b>分享】硬件在環<b class='flag-5'>仿真</b>(HiL)<b class='flag-5'>測試</b>

    教學驗證丨BUCK電路仿真驗證

    方案匹配您的科研/教學模式。今天為大家分享的是基于EasyGo實時仿真平臺的PPEC-HIL BUCK仿真實驗,并將其與BUCK電路的實際實驗進行對比測試,以驗證EasyGo實時
    發表于 09-05 10:47

    干貨 輕松掌握PCAN-Explorer 6,dll調用一文打盡!

    的批量邏輯操作體驗。本文將詳細介紹如何在PE6中高效調用dll,包括如何加載和使用dll文件,以及如何創建自定義的dll項目。 PE6與dll調用的融合 PE6這款專業且多功能
    的頭像 發表于 08-29 10:00 ?843次閱讀
    <b class='flag-5'>虹</b><b class='flag-5'>科</b><b class='flag-5'>干貨</b> 輕松掌握PCAN-Explorer 6,dll調用一文打盡!

    科技術前沿 TSN網絡中時間感知整形器的性能驗證實測

    本文旨在驗證時間敏感網絡(TSN)中時間感知整形器(TAS)的性能,通過實施IEEE 802.1Qbv和IEEE 802.1AS-2020標準測試用例,確保其在網絡中的準確性。我們選用了
    的頭像 發表于 07-30 11:04 ?718次閱讀
    <b class='flag-5'>虹</b>科技術前沿  TSN網絡中時間感知整形器的性能<b class='flag-5'>驗證</b>實測

    干貨 |?突破功耗限制:PCAN Router設備低功耗模式與高效喚醒

    在汽車測試和現代工業領域,功耗控制與效率優化是工程師們不斷追求的目標。PCAN Router系列設備以其卓越的性能和靈活性,為CAN和CAN FD網絡中的報文轉換提供了高效解決方案。本文將探討
    的頭像 發表于 06-12 13:14 ?583次閱讀
    <b class='flag-5'>虹</b><b class='flag-5'>科</b><b class='flag-5'>干貨</b> |?突破功耗限制:PCAN Router設備低功耗模式與高效喚醒