編者注:擴(kuò)頻時(shí)鐘是一個非常好的器件或者功能,這是對于EMC工程師而言的,但是對于SI工程師來講,這可能是導(dǎo)致某些抖動增大問題的根源。在早期做項(xiàng)目的時(shí)候,就曾遇到過這類的爭執(zhí)。
EMI是電子產(chǎn)品設(shè)計(jì)工程師不可繞開的一個話題。很多工程師在設(shè)計(jì)時(shí)都會遇到如何減小EMI的影響,使產(chǎn)品能正常的工作或者上市。
當(dāng)然,解決EMI問題的方法非常多,比如做好電路匹配、做好隔離、屏蔽、減緩信號邊沿變化速率等等。
減緩邊沿變化速率的方法有使用端接的方法、減小信號的驅(qū)動能力、使用擴(kuò)頻時(shí)鐘等。
本文主要分享的是擴(kuò)頻時(shí)鐘。擴(kuò)頻時(shí)鐘(SSC:Spread Spectrum Clock)是為了防止數(shù)字信號或者時(shí)鐘由于頻譜在某個頻點(diǎn)上功率過高而引起的EMI問題,所以對時(shí)鐘或者數(shù)據(jù)的周期進(jìn)行周期性調(diào)制(三角波調(diào)制)。SSC的單位是ppm(百萬分之一個時(shí)鐘或者一個數(shù)據(jù)的周期),該值表示最大的時(shí)鐘周期或者數(shù)據(jù)周期為UI*(1+Xppm)。
以前使用SSC都是外部器件,一般在電路上加上SSC器件,如下圖所示:
當(dāng)使用SSC之后,其EMI輻射能量會顯著降低,并且波峰更加的寬平:
現(xiàn)在很多總線,如USB3.0、QPI、PCIE、SATA、SAS等信號都支持SSC功能,并不需要在外部添加額外的SSC器件。使用SSC功能可以大幅降低無用的輻射,從而減少旁路電容、扼流圈、磁珠以及屏蔽罩等其他抑制干擾組件的使用,這樣能有助于實(shí)現(xiàn)產(chǎn)品快速上市,并且能使產(chǎn)品小型化。
在某些高速串行總線測試時(shí),也會針對SSC項(xiàng)進(jìn)行測試,如下圖則為SB3.0 5Gbps 使用CP1 碼型測量SSC 的結(jié)果:
當(dāng)然,為什么要針對性的測試呢?其中一個重要原因就是SSC確實(shí)能抑制EMI的影響,但是會導(dǎo)致信號的抖動增加。如果抖動過大或者超過總線規(guī)范要求時(shí),這就有可能導(dǎo)致信號的誤碼增加,進(jìn)而影響到電子產(chǎn)品系統(tǒng)的穩(wěn)定性。所以在產(chǎn)品設(shè)計(jì)過程中,要平衡EMI的表現(xiàn)和SI的性能。
審核編輯:劉清
-
emi
+關(guān)注
關(guān)注
53文章
3700瀏覽量
130257 -
SAS
+關(guān)注
關(guān)注
2文章
524瀏覽量
33284 -
擴(kuò)頻時(shí)鐘
+關(guān)注
關(guān)注
0文章
9瀏覽量
10696 -
ssc
+關(guān)注
關(guān)注
0文章
25瀏覽量
11435
原文標(biāo)題:擴(kuò)頻時(shí)鐘(SSC):用好了,它是解決問題的利器;用不好,它就是問題的根源!
文章出處:【微信號:SI_PI_EMC,微信公眾號:信號完整性】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
基于時(shí)鐘擴(kuò)頻技術(shù)的行車記錄儀EMI抑制的設(shè)計(jì)與應(yīng)用

擴(kuò)頻時(shí)鐘技術(shù)分享:SSC技術(shù)是什么、SSC對測試高速總線信號的影響

控制板級時(shí)鐘分配期間出現(xiàn)的EMI對時(shí)鐘的影響
EMI問題可以通過高速PCB來控制解決嗎
擴(kuò)頻時(shí)鐘發(fā)生器

擴(kuò)頻時(shí)鐘發(fā)生器

擴(kuò)頻時(shí)鐘發(fā)生器

高速信號擴(kuò)頻時(shí)鐘測試

PowerXR EMI降低技術(shù)利用擴(kuò)頻時(shí)鐘抖動

通過使用展頻IC解決EMI時(shí)鐘問題
講講SSC擴(kuò)頻時(shí)鐘

利用擴(kuò)頻時(shí)鐘來降低EMI
面向驗(yàn)證工程師的PCIe擴(kuò)頻時(shí)鐘(SSC)

CDCE(L)949:支持SSC以降低EMI的靈活低功耗LVCMOS時(shí)鐘發(fā)生器數(shù)據(jù)表

評論