微電子制造中的靜電問題都是存在于眾多微小的細(xì)節(jié)之中。 微電子制造中存在大量的生產(chǎn)工序會(huì)產(chǎn)生并累積靜電。 靜電的直接影響之一就是通過靜電感應(yīng)作用將臨近的微電子器件(確切而言,是其中的大量金屬線路)充電至高靜電位。
而微電子制造中涉及的許多電氣測(cè)試機(jī)臺(tái)(IC封測(cè)工廠就含有大量的電測(cè)工序),就是典型的CDM(Charged Device Model,器件帶電放電模型) ESD關(guān)鍵工序(100%會(huì)發(fā)生CDM ESD),由此導(dǎo)致微電子器件的電性不良風(fēng)險(xiǎn)(主要是器件中的絕緣膜層漏電流過大,如gate oxide)必須得到重視并采取有效的管控措施;
而電氣測(cè)試機(jī)臺(tái)中的testing socket(測(cè)試插座)尤其是其中的器件裝載導(dǎo)引機(jī)構(gòu)大都采用絕緣塑膠或陶瓷材質(zhì),每顆器件的測(cè)試過程都會(huì)發(fā)生器件封裝體與testing socket導(dǎo)引機(jī)構(gòu)件之間的摩擦靜電起電,隨著測(cè)試機(jī)臺(tái)測(cè)試越來越多的器件,如果testing socket上累積的靜電得不到及時(shí)的有效消除,越到后面測(cè)試的器件發(fā)生CDM ESD導(dǎo)致的電氣失效不良風(fēng)險(xiǎn)就越高。
當(dāng)前基于28nm制程及以下的IC已經(jīng)占比將近50%,其最高承受的CDM ESD電壓大部分不超過100V。其中,最新的7nm、5nm制程的5G IC,CDM耐壓更是降至50V以下,這種IC的設(shè)計(jì)與制程變化,給集成電路前段制造-Wafer Fab、集成電路后段制造-封裝與測(cè)試、以及SMT工廠的生產(chǎn)工藝中的ESD防護(hù)帶來了非常大的挑戰(zhàn)。
審核編輯 :李倩
-
ESD
+關(guān)注
關(guān)注
49文章
2260瀏覽量
175003 -
靜電
+關(guān)注
關(guān)注
2文章
520瀏覽量
37082 -
微電子
+關(guān)注
關(guān)注
18文章
397瀏覽量
41686
原文標(biāo)題:現(xiàn)實(shí)中微電子制造領(lǐng)域的靜電問題[20230111]
文章出處:【微信號(hào):EMC_EMI,微信公眾號(hào):電磁兼容EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
靜電的起因與靜電效應(yīng):技術(shù)分析與應(yīng)用摘要

靈動(dòng)微電子MCU在工業(yè)自動(dòng)化中的創(chuàng)新應(yīng)用

靜電卡盤:半導(dǎo)體制造中的隱形冠軍

得一微電子亮相2025中國(guó)閃存市場(chǎng)峰會(huì)
焊接技術(shù)在汽車電子制造領(lǐng)域的應(yīng)用

SCS 靜電管理計(jì)劃:用工業(yè) 4.0 解決方案克服電子行業(yè)的關(guān)鍵挑戰(zhàn)

求問帖!靜電消除器在電子半導(dǎo)體領(lǐng)域的具體應(yīng)用與需求!
靜電對(duì)敏感電子元件的影響
靜電對(duì)電子設(shè)備的影響
微電子制造中的FIB-SEM雙束系統(tǒng):技術(shù)應(yīng)用與進(jìn)展

方正微電子:2025年將實(shí)現(xiàn)16.8萬片/年車規(guī)SiC MOS產(chǎn)能
電子元件在哪些情況下容易遭受靜電破壞
增強(qiáng)現(xiàn)實(shí)技術(shù)可以運(yùn)用在哪些領(lǐng)域中
大研智造激光錫球焊接:微電子線材焊接的技術(shù)革新

評(píng)論