女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

簡述EMC分析時需考慮的5個重要屬性及PCB的布局問題

iIeQ_mwrfnet ? 來源:Murata村田中文技術社區 ? 作者:Murata村田中文技術 ? 2021-10-11 16:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

有人說過,世界上只有兩種電子工程師:經歷過電磁干擾的和沒有經歷過電磁干擾的。伴隨著PCB信號頻率的提升,電磁兼容設計是我們電子工程師不得不考慮的問題。

一、EMC分析時需考慮的5個重要屬性

面對一個設計,當進行一個產品和設計的EMC分析時,有以下5個重要屬性需考慮:

1、關鍵器件尺寸產生輻射的發射器件的物理尺寸。射頻RF電流將會產生電磁場,該電磁場會通過機殼泄漏而脫離機殼。PCB上的走線長度作為傳輸路徑對射頻電流具有直接的影響。

2、阻抗匹配源和接收器的阻抗,以及兩者之間的傳輸阻抗。

3、干擾信號的時間特性這個問題是連續(周期信號)事件,還是僅僅存在于特定操作周期(例如單次事件可能是某次按鍵操作或者上電干擾,周期性的磁盤驅動操作或網絡突發傳輸)。

4、干擾信號的強度源能量級別有多強,并且它產生有害干擾的潛力有多大。

5、干擾信號的頻率特性使用頻譜儀進行波形觀察,觀察問題出現在頻譜的哪個位置,便于找到問題的所在。

另外,一些低頻電路的設計習慣需要注意。例如我慣用的單點接地對于低頻應用是非常適合的,但是和公司大牛聊天,發現不適合于射頻信號場合,因為射頻信號場合存在更多的EMI問題。

相信有些工程師會將單點接地應用到所有產品設計中,而沒有認識到使用這種接地方法可能會產生更多或更復雜的電磁兼容問題。我們還應該注意電路組件內的電流流向。由電路知識我們知道,電流從電壓高的地方流向低的地方,并且電流總是通過一條或更多條路徑在一個閉環電路中流動,因此有個很重要的規律:設計一個最小回路。針對那些測量到干擾電流的方向,通過修改PCB走線,使其不影響負載或敏感電路。那些要求從電源到負載的高阻抗路徑的應用,必須考慮返回電流可以流過的所有可能的路徑。

我們還需要注意PCB走線。導線或走線的阻抗包含電阻R和感抗,在高頻時有阻抗,沒有容抗。當走線頻率高于100kHz以上時,導線或走線變成了電感。在音頻以上工作的導線或走線可能成為射頻天線。在EMC的規范中,不容許導線或走線在某一特定頻率的λ/20以下工作(天線的設計長度等于某一特定頻率的λ/4或λ/2)。如果不小心設計成那樣,那么走線就變成了一根高效能的天線,這讓后期的調試變得更加棘手。

2

PCB布局

最后說說PCB的布局問題:

第一:要考慮PCB的尺寸大小。PCB的尺寸過大時,隨著走線的增長使系統抗干擾能力下降,成本增加,而尺寸過小容易引起散熱和互擾的問題。第二:再確定特殊元件(如時鐘元件)的位置(時鐘走線最好周圍不鋪地和不走在關鍵信號線的上下,避免干擾)。第三:依據電路功能,對PCB整體進行布局。在元器件布局上,相關的元器件盡量靠近,這樣可以獲得較好的抗干擾效果。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電阻
    +關注

    關注

    87

    文章

    5625

    瀏覽量

    175111
  • 電路
    +關注

    關注

    173

    文章

    6026

    瀏覽量

    175028
  • pcb
    pcb
    +關注

    關注

    4367

    文章

    23487

    瀏覽量

    409572
  • 元器件
    +關注

    關注

    113

    文章

    4834

    瀏覽量

    95115
  • emc
    emc
    +關注

    關注

    172

    文章

    4165

    瀏覽量

    186930

原文標題:EMC分析時需考慮的5個重要屬性

文章出處:【微信號:mwrfnet,微信公眾號:微波射頻網】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    EMC設計—PCB高級EMC設計

    目錄 EMC理論基礎 EMC測試實質 PCB的接地設計 PCB內部EMC設計 EMC去耦
    發表于 05-28 16:54

    PCBEMC設計(二):模塊劃分及特殊器件的布局

    PCB的電磁兼容(EMC)設計中,合理的模塊劃分和器件布局是基礎環節,直接影響電磁場的發射與接收特性,并決定了后續布線的質量。頻率產生器件、驅動器、電源模塊和濾波元件的位置及排列方向都會對整體
    的頭像 發表于 05-23 18:30 ?385次閱讀
    <b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設計(二):模塊劃分及特殊器件的<b class='flag-5'>布局</b>

    PCBEMC設計(一):層的設置與排布原則

    PCB的電磁兼容性(EMC)設計首先要考慮層的設置,這是因為單板層數的組成、電源層和地層的分布位置以及平面的分割方式對EMC性能有著決定性的影響。為昕MarsPCBlayerstack
    的頭像 發表于 05-17 16:17 ?450次閱讀
    <b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設計(一):層的設置與排布原則

    4500字,講述DC/DC電源PCB布局

    噪聲。如果問題與印刷電路板( PCB布局有關,則很難確定原因。EMC也是很注重PCB布局,這就是為什么在開關電源設計的早期正確
    發表于 04-29 14:00

    EMC思想來設計DC/DC電源的PCB

    EMC的三要素來分析考慮:干擾源→耦合路徑→敏感設備。我們通過抑制干擾源、切斷耦合路徑、保護敏感設備三措施,來優化EMC設計。在DC/D
    發表于 04-15 13:40

    DC-DC 的 PCB布局設計小技巧

    的穩定性和它的性能起著至關重要的影響,不恰當的PCB布局,可能會導致一系列的問題,比如: 1,效率過低芯片過熱 2、驅動波形的不穩定 3、EMI問題 4、輸出紋波過大超標 5、芯片不
    發表于 03-11 10:48

    設計早期對EMC考慮

    這些經驗法則。結果,70%~90%的新設計都沒有通過第一次 EMC 測試,從而使后期重設計成本很高,如果制造商延誤產品發貨日期,損失的銷售費用就更大。為了以低得多的成本確定并解決問題,設計師應該考慮
    發表于 03-04 14:21

    華為PCBEMC設計指南【可下載】

    轉載一篇華為《PCBEMC設計指南》,合計94頁PDF,對PCBEMC設計從布局、布線、背板的EMC
    發表于 02-26 15:52

    華為PCBEMC設計指南

    轉載一篇華為《PCBEMC設計指南》,合計94頁PDF,對PCBEMC設計從布局、布線、背板的EMC
    的頭像 發表于 01-15 10:09 ?1416次閱讀
    華為<b class='flag-5'>PCB</b>的<b class='flag-5'>EMC</b>設計指南

    PCB設計中怎么降低EMC

    PCB(印刷電路板)設計中,降低電磁兼容性(EMC)問題是一至關重要的環節。EMC問題主要涉及電磁干擾(EMI)和電磁敏感度(EMS)兩
    的頭像 發表于 10-09 11:47 ?958次閱讀

    dcdc電源pcb布局遵循原則是什么

    在電子設計中,DC-DC電源轉換器的PCB布局是一至關重要的環節,它直接影響到電源的效率、穩定性、電磁兼容性(EMC)以及整體系統的可靠性
    的頭像 發表于 10-06 16:56 ?1067次閱讀
    dcdc電源<b class='flag-5'>pcb</b><b class='flag-5'>布局</b>遵循原則是什么

    高速電路PCBEMC設計考慮

    電子發燒友網站提供《高速電路PCBEMC設計考慮.pdf》資料免費下載
    發表于 09-21 11:50 ?5次下載

    PCle Gen 5的高速PCB布局

    電子發燒友網站提供《PCle Gen 5的高速PCB布局.pdf》資料免費下載
    發表于 09-05 11:04 ?4次下載
    PCle Gen <b class='flag-5'>5</b>的高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>

    四層PCB,頂層和底層運放對稱布局需要考慮干擾問題嗎?

    這是四層板,差分采樣電路。運放采用AD8692ARZ(8引腳),差分采樣信號,采樣時間為10us。板子的面積有限,目前是上下兩層各一運放,不知道這樣布局不需要考慮高頻干擾的問題。
    發表于 08-29 06:52

    高速ADC PCB布局布線技巧分享

    在高速模擬信號鏈設計中,印刷電路板(PCB)布局布線??要考慮許多選項,有些選項比其它選項更重要,有些選項??則取決于應用。最終的答案各不
    的頭像 發表于 07-24 08:42 ?1479次閱讀
    高速ADC <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>布線技巧分享