近年來(lái),關(guān)于定制ASIC的優(yōu)勢(shì)被談?wù)摰暮芏唷L貏e是,隨著工業(yè)物聯(lián)網(wǎng)(IIoT)的發(fā)展,越來(lái)越多的原始設(shè)備制造商(OEM)正在尋求開(kāi)發(fā)定制ASIC,以獲得滿足其嚴(yán)格要求的具有針對(duì)性且優(yōu)化的產(chǎn)品。由于IIoT的要求不盡相同,一種產(chǎn)品并不能滿足所有IIoT需求。
ASIC可以幫助OEM顯著降低功能特定的產(chǎn)品之成本,并簡(jiǎn)化物料清單管理。隨著越來(lái)越多的公司在其設(shè)計(jì)中采取這種方式,我們?cè)谶@里分享一些在開(kāi)發(fā)定制ASIC過(guò)程中的關(guān)鍵技巧供大家參考。
與擁有豐富行業(yè)經(jīng)驗(yàn)的供應(yīng)商合作
與擁有豐富行業(yè)經(jīng)驗(yàn)的供應(yīng)商合作非常重要,例如Dialog半導(dǎo)體公司(瑞薩全資子公司)。OEM可能會(huì)覺(jué)得自己的內(nèi)部設(shè)計(jì)團(tuán)隊(duì)尚未充分發(fā)揮開(kāi)發(fā)潛力,這個(gè)團(tuán)隊(duì)?wèi)?yīng)該可以直接為其下一個(gè)項(xiàng)目開(kāi)發(fā)ASIC。但是,開(kāi)發(fā)ASIC需要大量的設(shè)計(jì)和制造方面的專業(yè)知識(shí)和技術(shù)積累。成功的ASIC公司擁有模擬、數(shù)字和射頻工程師團(tuán)隊(duì),他們擁有豐富的集成經(jīng)驗(yàn),并且已經(jīng)在該領(lǐng)域深耕了多年。他們知道如何在不犧牲尺寸、功耗或成本的情況下實(shí)現(xiàn)所需的性能。
與擁有龐大的內(nèi)部IP組合的供應(yīng)商合作可以提供許多優(yōu)勢(shì),擁有內(nèi)部現(xiàn)成的構(gòu)建塊意味著可以節(jié)省時(shí)間,因?yàn)槊總€(gè)IP和功能塊已在硅片上經(jīng)過(guò)了驗(yàn)證。成本也可以降低,因?yàn)闊o(wú)需向外部公司購(gòu)買這些功能塊的授權(quán)。要實(shí)現(xiàn)最佳設(shè)計(jì),需要使用適合該設(shè)計(jì)的工藝節(jié)點(diǎn)。擁有工藝和IP知識(shí),還有助于在需要時(shí)將IP從一個(gè)技術(shù)節(jié)點(diǎn)移植到另一個(gè)技術(shù)節(jié)點(diǎn)。這一點(diǎn),再加上利用和管理其半導(dǎo)體代工廠、封裝和測(cè)試供應(yīng)鏈的能力,是確保成功的關(guān)鍵因素。
為未來(lái)而設(shè)計(jì)
一家有經(jīng)驗(yàn)的ASIC公司不會(huì)只著眼于當(dāng)前的設(shè)計(jì),他們會(huì)與客戶討論未來(lái)的需求可能會(huì)如何。從整體來(lái)看,可以為ASIC添加一些功能,使得ASIC可以在多個(gè)平臺(tái)或未來(lái)產(chǎn)品中使用。合適的合作伙伴可以幫你一起探討產(chǎn)品路線圖,從成本、尺寸和功率方面來(lái)評(píng)估,在今天增加這些功能是否可行和合理。除了著眼于今天和未來(lái)的可能性,經(jīng)驗(yàn)豐富的ASIC設(shè)計(jì)團(tuán)隊(duì)還了解哪些整合和集成具有意義。
ASIC可以將板上的所有器件整合到單個(gè)芯片中…對(duì)嗎?是的,理論上是這樣。但是,添加成本低廉的額外元件而增加設(shè)計(jì)尺寸是否有意義?在芯片內(nèi)添加大容量?jī)?nèi)存是否會(huì)增加芯片的尺寸和成本,而其實(shí)在芯片外添加內(nèi)存則會(huì)更輕松?為芯片添加太多功能是否會(huì)增加一些不必要功耗?如果分別采用單獨(dú)的芯片,那么在芯片之間傳輸信號(hào)是否會(huì)增加功耗?有許多這樣的問(wèn)題需要考慮并權(quán)衡利弊。與具有專業(yè)經(jīng)驗(yàn)的ASIC設(shè)計(jì)公司合作將幫助您了解如何進(jìn)行權(quán)衡,從而可以幫您只整合對(duì)您的設(shè)計(jì)和預(yù)算最匹配的功能。
將需求轉(zhuǎn)化為ASIC規(guī)格對(duì)成功至關(guān)重要
定制ASIC的初始規(guī)劃階段極為重要。前期花時(shí)間確定好需求,然后與ASIC專業(yè)公司合作將這些需求轉(zhuǎn)化為ASIC具體規(guī)格特性,這對(duì)于確保成功至關(guān)重要。在ASIC開(kāi)發(fā)過(guò)程中規(guī)格特性的變動(dòng)更改,會(huì)花費(fèi)較多的時(shí)間和資源成本,優(yōu)秀的ASIC合作伙伴會(huì)幫助您在初始規(guī)劃階段權(quán)衡好需求并確定設(shè)計(jì)。
ASIC為客戶提供許多優(yōu)勢(shì),與合適的供應(yīng)商合作是實(shí)現(xiàn)這些優(yōu)勢(shì)的關(guān)鍵。與Dialog合作意味著可以利用具有20多年ASIC豐富開(kāi)發(fā)經(jīng)驗(yàn)的工程師團(tuán)隊(duì),能夠按時(shí)且在預(yù)算范圍內(nèi)滿足您產(chǎn)品的性能需求。了解更多有關(guān)我們ASIC產(chǎn)品的信息,敬請(qǐng)?jiān)L問(wèn)我們的網(wǎng)站,或聯(lián)系我們的團(tuán)隊(duì)探討您的產(chǎn)品需求。
責(zé)任編輯:haq
-
芯片
+關(guān)注
關(guān)注
459文章
52491瀏覽量
440639 -
asic
+關(guān)注
關(guān)注
34文章
1246瀏覽量
122372
原文標(biāo)題:開(kāi)發(fā)ASIC時(shí)需要考慮的事項(xiàng)
文章出處:【微信號(hào):Dialog半導(dǎo)體公司,微信公眾號(hào):Dialog半導(dǎo)體公司2】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
半導(dǎo)體硅片生產(chǎn)過(guò)程中的常用摻雜技術(shù)

使用CY7C65213開(kāi)發(fā)過(guò)程中,應(yīng)該用哪個(gè)interface進(jìn)行uart通信?
半導(dǎo)體制造過(guò)程中的三個(gè)主要階段

CO?和O?傳感器在CDMO發(fā)酵過(guò)程中尾氣監(jiān)測(cè)的應(yīng)用
在linux下開(kāi)發(fā)過(guò)程中, DLP4500 GUI無(wú)法連接光機(jī)怎么解決?
Jtti.cc如何確保海外服務(wù)器租用過(guò)程中的數(shù)據(jù)安全?
如何降低顛轉(zhuǎn)儀在運(yùn)行過(guò)程中的能耗

如何在播放視頻過(guò)程中插入音頻

Verilog 與 ASIC 設(shè)計(jì)的關(guān)系 Verilog 代碼優(yōu)化技巧
芯片制造過(guò)程中的兩種刻蝕方法

FPGA與ASIC的區(qū)別 FPGA性能優(yōu)化技巧
ASIC集成電路如何提高系統(tǒng)效率
ASIC集成電路與FPGA的區(qū)別
康謀分享 | 在基于場(chǎng)景的AD/ADAS驗(yàn)證過(guò)程中,識(shí)別挑戰(zhàn)性場(chǎng)景!

評(píng)論