俄羅斯將目光轉向RISC-V,砸300億盧布打造8核處理器
據俄國媒體爆料,俄羅斯國有企業Rostec國家技術集團將與服務器公司Yadro以及芯片設計公司Syntacore合作,開發用于電腦、筆記本和服務器的RISC-V處理器。據了解,這一項目投入將高達300億盧布(約26億人民幣),打造6萬個基于新處理器的系統,而且處理器中的主要計算核心為RISC-V架構。
該處理器將是一個2GHz主頻的8核處理器,采用12nm的工藝。資金來源中,三分之二由主要客戶(Rostec及其集團下企業)提供,而三分之一則來自于政府投資。到了2025年,該處理器將開始用于俄羅斯的教育、科研和衛生部門。
Syntacore其實是第一批進入RISC-V開發的公司之一,也早就在高性能RISC-V核心上推出了相關的產品,其SCR7 64位RISC-V核心采用了10到12級流水線的設計,已經支持運行Linux。目前尚不清楚這一處理器將采用哪家的12nm工藝,不過SCR7在28nm制程下就已經達到了1.2GHz以上的主頻。
目前已經有相當多的RISC-V核心達到了高性能運算的要求,到了2025年,相關的軟件生態也會逐漸完善。而政府機關和教育系統用到Linux的比重還比較大,因此這塊可能是RISC-V最適合進入的市場之一。
除了Syntacore之外,俄羅斯還有一家名為CloudBEAR的RISC-V公司。去年俄羅斯ASIC電路設計公司Milandr基于RISC-V,打造了用于智能電表的MCU K1986BK025,其中就選擇了CloudBEAR的BM-310S作為處理器核心。該產品為Milandr的第二代智能電表產品,上一代的K1986BK2x乃是基于ARM Cortex-M0核心打造的MCU。
然而隨著這一市場提出更高的要求,以及俄羅斯對電表設備增加了新的規定,而第一代產品已經推出5年了,無法滿足這些條件,Milandr決定使用RISC-V來設計下一代產品。而新產品必須要做到合適的成本,又要與TI或NXP這樣的巨頭競爭,在他們看來,RISC-V也許才是最好的選擇。
芯片的成本主要集中在核心尺寸上,第一代K1986BK2x產品采用了180nm的工藝,三分之一的核心面積都在模擬上。然而當換成更加先進的制程后,這一部分的面積基本不會改變。但要達到新要求的話,功能性需要4倍的提升。若采用90nm的制程可以做到目標成本內,65nm的話更容易在功能性上進行擴展,但開發成本也更高,對企業來說風險也更高。而在引用RISC-V核心后,核心面積比上一代小了兩倍以上。
這一MCU的頻率達到60MHz,擁有112KB的RAM和16KB的ROM。裝載這一MCU的智能電表可以遠程斷電和限制用電,還具備一定的安全防護能力。
K1986BK025所用的處理器核心為CloudBEAR的RISC-V核BM-310,BM-310是一個單發射、3級流水線的32位核心,CoreMark測試得分為3.0 CoreMark/MHz,在性能上可以與Arm Cortex-M3媲美。盡管該核心支持浮點運算,但這一版MCU中還未加入這一支持。與此同時,新的MCU上核心面積只有0.3 mm2,由于ADC已經接管了耗電計算的工作,該核心的主要性能可以用于智能電表上的通信任務。
CloudBEAR不僅只有BM-310這樣的低成本核心,也有支持運行Linux的高性能核心。據Milandr強調,他們正在基于不同的CloudBEAR核心開發新產品,比如BM-610之類的64位核心。
小結
與中國一樣,俄羅斯也在追求本土芯片產業的發展,比如自研的Elbrus和Baikal處理器。但目前龍芯和Elbrus這樣的處理器已經開始支持x86和x86-64的二進制翻譯,而RISC-V在這塊依然較為落后。這300億盧布砸下去必然能成功造出一個性能達標的處理器,但是否能夠順利應用,就有待RISC-V后續的發展了。
據俄國媒體爆料,俄羅斯國有企業Rostec國家技術集團將與服務器公司Yadro以及芯片設計公司Syntacore合作,開發用于電腦、筆記本和服務器的RISC-V處理器。據了解,這一項目投入將高達300億盧布(約26億人民幣),打造6萬個基于新處理器的系統,而且處理器中的主要計算核心為RISC-V架構。
該處理器將是一個2GHz主頻的8核處理器,采用12nm的工藝。資金來源中,三分之二由主要客戶(Rostec及其集團下企業)提供,而三分之一則來自于政府投資。到了2025年,該處理器將開始用于俄羅斯的教育、科研和衛生部門。
Syntacore其實是第一批進入RISC-V開發的公司之一,也早就在高性能RISC-V核心上推出了相關的產品,其SCR7 64位RISC-V核心采用了10到12級流水線的設計,已經支持運行Linux。目前尚不清楚這一處理器將采用哪家的12nm工藝,不過SCR7在28nm制程下就已經達到了1.2GHz以上的主頻。
目前已經有相當多的RISC-V核心達到了高性能運算的要求,到了2025年,相關的軟件生態也會逐漸完善。而政府機關和教育系統用到Linux的比重還比較大,因此這塊可能是RISC-V最適合進入的市場之一。
除了Syntacore之外,俄羅斯還有一家名為CloudBEAR的RISC-V公司。去年俄羅斯ASIC電路設計公司Milandr基于RISC-V,打造了用于智能電表的MCU K1986BK025,其中就選擇了CloudBEAR的BM-310S作為處理器核心。該產品為Milandr的第二代智能電表產品,上一代的K1986BK2x乃是基于ARM Cortex-M0核心打造的MCU。
然而隨著這一市場提出更高的要求,以及俄羅斯對電表設備增加了新的規定,而第一代產品已經推出5年了,無法滿足這些條件,Milandr決定使用RISC-V來設計下一代產品。而新產品必須要做到合適的成本,又要與TI或NXP這樣的巨頭競爭,在他們看來,RISC-V也許才是最好的選擇。
芯片的成本主要集中在核心尺寸上,第一代K1986BK2x產品采用了180nm的工藝,三分之一的核心面積都在模擬上。然而當換成更加先進的制程后,這一部分的面積基本不會改變。但要達到新要求的話,功能性需要4倍的提升。若采用90nm的制程可以做到目標成本內,65nm的話更容易在功能性上進行擴展,但開發成本也更高,對企業來說風險也更高。而在引用RISC-V核心后,核心面積比上一代小了兩倍以上。
這一MCU的頻率達到60MHz,擁有112KB的RAM和16KB的ROM。裝載這一MCU的智能電表可以遠程斷電和限制用電,還具備一定的安全防護能力。
K1986BK025所用的處理器核心為CloudBEAR的RISC-V核BM-310,BM-310是一個單發射、3級流水線的32位核心,CoreMark測試得分為3.0 CoreMark/MHz,在性能上可以與Arm Cortex-M3媲美。盡管該核心支持浮點運算,但這一版MCU中還未加入這一支持。與此同時,新的MCU上核心面積只有0.3 mm2,由于ADC已經接管了耗電計算的工作,該核心的主要性能可以用于智能電表上的通信任務。
CloudBEAR不僅只有BM-310這樣的低成本核心,也有支持運行Linux的高性能核心。據Milandr強調,他們正在基于不同的CloudBEAR核心開發新產品,比如BM-610之類的64位核心。
小結
與中國一樣,俄羅斯也在追求本土芯片產業的發展,比如自研的Elbrus和Baikal處理器。但目前龍芯和Elbrus這樣的處理器已經開始支持x86和x86-64的二進制翻譯,而RISC-V在這塊依然較為落后。這300億盧布砸下去必然能成功造出一個性能達標的處理器,但是否能夠順利應用,就有待RISC-V后續的發展了。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
Linux
+關注
關注
87文章
11456瀏覽量
212723 -
RISC-V
+關注
關注
46文章
2477瀏覽量
48227
發布評論請先 登錄
相關推薦
熱點推薦
香蕉派 BPI-CM6 工業級核心板采用進迭時空K1 8核 RISC-V 芯片開發
RISC-V 芯片介紹
SpacemiT K1是一款八核64位RISC-V AI CPU。基于RISC-V開放指令集架構,致力于打造更節能
發表于 03-25 14:40
Imagination放棄RISC-V處理器內核開發
電子發燒友網報道(文/吳子鵬)根據外媒的最新報道,半導體IP大廠Imagination Technology已經停止了RISC-V處理器內核的開發,轉而更加專注于其核心的GPU和AI產品
Andes晶心科技推出D45-SE RISC-V處理器
Andes晶心科技(TWSE:6533; SIN US03420C2089; ISIN:US03420C1099)是全球高效能、低功耗 32/64 位 RISC-V 處理器的領導廠商,也是
RISC-V架構及MRS開發環境回顧
低功耗筆記本處理器。
②、RISC-V的應用之二:服務器市場
雖然目前RISC-V的高性能市場一片空白,但RISC-V本身用來設計高性能芯片
發表于 12-16 23:08
Rivos全新產品采用Andes晶心科技NX45 RISC-V處理器
專注于加速數據分析和生成式AI工作負載的RISC-V主要會員公司Rivos與32/64位RISC-V處理器內核的領先供貨商、RISC-V創始會員Andes晶心科技,宣布Rivos已獲得
《RISC-V能否復制Linux 的成功?》
的閃存進行交互可能是真正的差異化優勢所在。”將內核提供給開源社區可以吸引其他開發者作出貢獻,從而完善設計。
與此同時,臺灣公司Andes也推出了幾款RISC-V處理器,現在已經有一些客戶采用了其
發表于 11-26 20:20
RISC-V,即將進入應用的爆發期
計算機由控制整體的CPU(中央處理器)和加速器兩部分構成。在AI計算中,功耗和效率是兩個關鍵因素。RISC-V架構通過其簡潔的設計和定制化的擴展,可以實現高效的能量使用。該架構能夠通過小型且高效的
發表于 10-31 16:06
MicroBlaze V軟核處理器的功能特性
本指南提供了有關 AMD Vivado Design Suite 中包含的 32 位和 64 位 MicroBlaze V 軟核處理器的信息。該文檔旨在用作為處理器硬件架構的指南,隨附

risc-v在人工智能圖像處理應用前景分析
是一些未來發展趨勢:
市場規模持續增長 :據多家研究機構和公司的預測,RISC-V的市場規模將持續增長。到2030年,RISC-V處理器有望占據全球市場近四分之一的份額。這將為
發表于 09-28 11:00
淺談國產異構雙核RISC-V+FPGA處理器AG32VF407的優勢和應用場景
關于國產異構雙核RISC-V+FPGA處理器AG32VF407的具體優勢和應用場景淺談如下:
優勢
異構計算能力 :
異構雙核設計結合了RISC-V
發表于 08-31 08:32
RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地
定、技術創新、社區建設、人才培養等方面全方位推動RISC-V生態發展,讓本土RISC-V創新成果走出國門,讓世界聽到RISC-V的中國聲音。
關于沁恒
南京沁恒微電子股份有限公司專注于連接技術和微
發表于 08-30 17:37
為什么要有RISC-V
RISC-V(“RISC five”)的目標是成為一個通用的指令集架構(ISA):①、它要能適應包括從最袖珍的嵌入式控制器,到最快的高性能計算機等各種規模的處理器。②、它應該能兼容各種
發表于 07-27 15:05
請問ESP32s3 ULP RISC-V協處理器是否支持ADC的讀取?
我在ULP RISC-V協處理器的例程中,沒有發現有對ADC的操作,請問RISC-V協處理器目前還不支持嗎?使用的IDF版本為4.4.2。
我想在ULP模式下,通過ADC來讀取外部器件
發表于 06-14 07:38
評論