仿真是我們在驗證邏輯功能的常用手段。通過仿真,我們可以提早發(fā)現(xiàn)一些隱含的邏輯Bug。仿真一般分為功能仿真和時序仿真,有的時候也稱作前仿真和后仿真。這兩者的主要區(qū)別是在功能仿真里暫時忽略了邏輯延時和布局布線延時,仿真的模型相對簡單,仿真的運行速度更快。
可以用來驗證功能的正確性。時序仿真通過反標(biāo)的方式將加入延時信息,這樣仿真的結(jié)果更接近實際芯片的工作情況。但正因為如此,時序仿真的模型更為復(fù)雜,需要計算的信息更多,運行的時間更長。一般情況下,我們首先通過邏輯仿真驗證功能,然后再運行時序仿真驗證時序的正確性。
當(dāng)然現(xiàn)在也有一些做法是在做功能仿真的時候,人為的設(shè)定一些延時,雖然不能百分之百的擬合實際的芯片運行情況,但可以覆蓋大多數(shù)的應(yīng)用場景。帶來的好處是仿真的運行比時序仿真要快很多。
各個EDA公司都有自己的仿真工具,針對FPGA/CPLD來說,用的比較多的是Modelsim和Aldec。無論用哪個仿真工具,有一個細(xì)節(jié)經(jīng)常會被初學(xué)者會忽略。在設(shè)計好testbench后,編譯都沒有問題,但在開始仿真的時候,軟件會報類似這樣的錯誤:
Fatal Error: ELAB2_0036 Unresolved hierarchical reference to“PUR_INST.PURNET” from module“tb_cdr_tb.UUT.top_cdr_u.receive_top_u.serial_data_in.FF_3” (modulenot found)。
Fatal Error: ELAB2_0036 Unresolved hierarchical reference to“GSR_INST.GSRNET” from module “tb_cdr_tb.UUT.top_cdr_u.receive_top_u.serial_data_in.FF_3”(module not found)。
這是因為在芯片工作的時候,內(nèi)部有PUR(Power Up Reset)和GSR(Global Set/Reset)模塊產(chǎn)生上電復(fù)位信號和接入全局復(fù)位/置位信號。這個信號在做綜合的時候是自動生成并加入的設(shè)計中的,但在仿真的時候編譯并不會加入這兩個模塊。所以如果要做仿真,一定要在你的testbench中加入這樣一段描述:
PUR PUR_INST(.PUR(1‘b1));
GSRGSR_INST(.GSR(1’b1));
本站資訊文章系編輯轉(zhuǎn)載,轉(zhuǎn)載目的在于傳遞更多信息,并不代表本站贊同其觀點和對其真實性負(fù)責(zé)。如涉及作品內(nèi)容、版權(quán)和其它問題,請在30日內(nèi)與本站聯(lián)系,我們將在第一時間刪除內(nèi)容!
[聲明]本站文章版權(quán)歸原作者所有 內(nèi)容為作者個人觀點 本站只提供參考并不構(gòu)成任何投資及應(yīng)用建議。
本站擁有對此聲明的最終解釋權(quán)。
編輯;jq
-
FPGA
+關(guān)注
關(guān)注
1643文章
21947瀏覽量
613626 -
芯片
+關(guān)注
關(guān)注
459文章
52096瀏覽量
435454 -
cpld
+關(guān)注
關(guān)注
32文章
1257瀏覽量
170927 -
仿真
+關(guān)注
關(guān)注
51文章
4230瀏覽量
135260
發(fā)布評論請先 登錄
使用STM32CubeMX進行配置USB的時候,有哪些小的需要注意的細(xì)節(jié)?
功放設(shè)計仿真的一般步驟

機器人仿真的類型和優(yōu)勢

調(diào)試THS4021,用Tina仿真的時候最大只能到6V左右,為什么?
用opa690做一個濾波器,出來的效果和仿真的完全不一樣,為什么?
仿真的時候在哪些地方添加寄生電容呢?
在做VF變換,仿真的時候始終得不到結(jié)果,為什么?
設(shè)計的放大電路做出實物以后,放大倍數(shù)比原理圖仿真的時候偏小是為什么?
OPA847用multisim進行運放電路仿真的時候,需要將運放的差模輸入電容與共模輸入電容畫出來嗎?
求助,關(guān)于OPA818搭建TIA時候的穩(wěn)定性問題求解
用THP210做單端轉(zhuǎn)差分應(yīng)用,仿真的波形里怎么總有個尖尖?
AMI參數(shù)掃描與仿真的實際應(yīng)用和實現(xiàn)方法

評論