女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

XILINX FPGA的硬件設計總結之PCIE硬件設計避坑指南

FPGA之家 ? 來源:硬件搬磚工 ? 作者:硬件搬磚工 ? 2021-06-27 11:20 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著FPGA的不斷發(fā)展,F(xiàn)PGA本身自帶的PCIE硬核的數(shù)量越來越多,本文以ZU11EG為例介紹,如何進行對應的硬件引腳分配。

設計目標:ZU11EG FFVC1760封裝,掛載4組NVME,接口為PCIE X4 ,

先我們先對ZU11EG的資源進行分析,在UG1075中我們可以清楚的看到其包含4個PCIE塊,分別位于X0Y2,X0Y3,XIY1,XIY0.

在文檔PG213上我們可以看到如下:

9fb3d88e-d6f4-11eb-9e57-12bb97331649.png

總結上文:在硬件設計引腳分配的時候我們需要知道:

1、一個GT Quad由四個GT車道組成。為PCIe IP選擇GT Quads時,Xilinx建議您在最靠近PCIe硬塊的地方使用GT Quad。雖然這不是必要時,它將改善設計的位置,路線和時間。

2、需要注意PCIE lane 0的位置

3.根據(jù)些表格,這些表格根據(jù)以下內容確定哪些GT庫可供選擇:IP自定義期間選擇的PCIe塊位置。

那如何驗證自己的分配結果呢?最終在實際使用的時候我們會應用到相關的IP核,最簡單也是最靠譜的方法,是采用vivado新建工程,生成PCIE的IP核進行驗證,如下圖所示,可以清楚的知道對應的那些可用。

在FPGA硬件設計中,引腳分配是最重要的一步,也是最關鍵的一步。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22046

    瀏覽量

    618298
  • PCIe
    +關注

    關注

    16

    文章

    1341

    瀏覽量

    85133
  • GT
    GT
    +關注

    關注

    0

    文章

    15

    瀏覽量

    24841

原文標題:基于XILINX FPGA的硬件設計總結之PCIE硬件設計避坑

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    2025年G口大帶寬服務器選購指南這3點,省下50%成本!

    面對市場上琳瑯滿目的服務器產品,如何避免踩、實現(xiàn)成本與性能的平衡,成為企業(yè)和個人用戶關注的焦點。本文將從配置需求、要點、成本控制三大維度,為您提供一份客觀、簡潔的2025年G口大帶寬服務器選購
    的頭像 發(fā)表于 07-10 10:17 ?318次閱讀

    火爆開發(fā)中 | 開源FPGA硬件板卡,硬件第一期發(fā)布

    、金手指 2、PCIE插槽 02硬件設計核心人員 再次感謝大家積極報名參與,感謝大家對本次活動的關注和支持! 03 硬件設計會議及參考資料 開源FPGA開發(fā)板
    發(fā)表于 07-09 13:54

    工業(yè)現(xiàn)場電磁干擾強?聚徽解碼工控一體機抗干擾“指南

    權威標準與工業(yè)現(xiàn)場實戰(zhàn)經驗,總結出一套“指南,助力企業(yè)降低60%以上的電磁干擾故障,保障工業(yè)自動化系統(tǒng)的穩(wěn)定運行。 一、源頭
    的頭像 發(fā)表于 06-12 14:37 ?266次閱讀

    STM32F10xxx硬件開發(fā)指南

    官方STM32F10xxx硬件開發(fā)指南
    發(fā)表于 04-14 14:59 ?2次下載

    電源設計(下)

    。在上一期《電源設計(上)》中,我們討論了電源設計中的電源功率、穩(wěn)定性、紋波控制以及尖峰和浪涌的問題,并結合實際案例提出了相應的應對措施。接下來,我們將繼續(xù)探索
    的頭像 發(fā)表于 12-16 11:37 ?729次閱讀
    電源設計<b class='flag-5'>避</b><b class='flag-5'>坑</b>(下)

    基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實戰(zhàn)指南

    電子發(fā)燒友網站提供《基于Xilinx ZYNQ7000 FPGA嵌入式開發(fā)實戰(zhàn)指南.pdf》資料免費下載
    發(fā)表于 12-10 15:31 ?37次下載

    EVM430-FR6043硬件指南

    電子發(fā)燒友網站提供《EVM430-FR6043硬件指南.pdf》資料免費下載
    發(fā)表于 11-22 14:59 ?3次下載
    EVM430-FR6043<b class='flag-5'>硬件</b><b class='flag-5'>指南</b>

    采用Xilinx FPGA的AFE79xx SPI啟動指南

    電子發(fā)燒友網站提供《采用Xilinx FPGA的AFE79xx SPI啟動指南.pdf》資料免費下載
    發(fā)表于 11-15 15:28 ?0次下載
    采用<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>的AFE79xx SPI啟動<b class='flag-5'>指南</b>

    基于Xilinx XCKU115的半高PCIe x8 硬件加速卡

    基于Xilinx XCKU115的半高PCIe x8 硬件加速卡,支持2x72bit(數(shù)據(jù)位寬64bit+ECC)DDR4存儲,數(shù)據(jù)傳輸速率 2400Mb/s。DDR4單簇容量4GB,兩組總容量為8GB
    的頭像 發(fā)表于 11-14 11:30 ?791次閱讀
    基于<b class='flag-5'>Xilinx</b> XCKU115的半高<b class='flag-5'>PCIe</b> x8 <b class='flag-5'>硬件</b>加速卡

    BLE硬件設計指南

    電子發(fā)燒友網站提供《BLE硬件設計指南.pdf》資料免費下載
    發(fā)表于 11-12 14:04 ?0次下載

    Xilinx 7系列FPGA PCIe Gen3的應用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應用接口及
    的頭像 發(fā)表于 11-05 15:45 ?3151次閱讀
    <b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b> <b class='flag-5'>PCIe</b> Gen3的應用接口及特性

    KeyStone ll設備的硬件設計指南

    電子發(fā)燒友網站提供《KeyStone ll設備的硬件設計指南.pdf》資料免費下載
    發(fā)表于 10-12 14:27 ?0次下載
    KeyStone ll設備的<b class='flag-5'>硬件</b>設計<b class='flag-5'>指南</b>

    AM335x硬件設計指南

    電子發(fā)燒友網站提供《AM335x硬件設計指南.pdf》資料免費下載
    發(fā)表于 09-19 11:05 ?2次下載
    AM335x<b class='flag-5'>硬件</b>設計<b class='flag-5'>指南</b>

    AM65x器件硬件設計指南

    電子發(fā)燒友網站提供《AM65x器件硬件設計指南.pdf》資料免費下載
    發(fā)表于 08-27 11:31 ?0次下載
    AM65x器件<b class='flag-5'>硬件</b>設計<b class='flag-5'>指南</b>

    AM273x硬件設計指南

    電子發(fā)燒友網站提供《AM273x硬件設計指南.pdf》資料免費下載
    發(fā)表于 08-23 10:03 ?0次下載
    AM273x<b class='flag-5'>硬件</b>設計<b class='flag-5'>指南</b>