女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于BC320處理器和Verilog語言實(shí)現(xiàn)TDM控制模塊的設(shè)計(jì)

電子設(shè)計(jì) ? 來源:電子工程網(wǎng) ? 作者:電子工程網(wǎng) ? 2021-05-22 11:44 ? 次閱讀

TDM控制模塊是VoIP網(wǎng)關(guān)系統(tǒng)設(shè)計(jì)中的重要部分,是連接來自PSTNPublic Switched TelephoneNetwork)串行的TDM數(shù)據(jù)格式和并行的Wishbone數(shù)據(jù)格式的橋梁,實(shí)現(xiàn)兩邊數(shù)據(jù)跨時(shí)鐘域無丟失的轉(zhuǎn)換。為滿足高速數(shù)據(jù)轉(zhuǎn)換的要求,采用了Wishbone總線,將多個IP核集成為VoIP網(wǎng)關(guān)系統(tǒng)。

Wishbone最先是由Silicore公司提出,現(xiàn)在已被移交給OpenCores組織維護(hù)。Wishbone總線規(guī)范是一種片上系統(tǒng)IP核互連體系結(jié)構(gòu),定義了一種IP核之間共公的邏輯接口,可用于軟核、固核和硬核,對開發(fā)工具和目標(biāo)硬件沒有特殊要求,并且?guī)缀跫嫒菀延兴械木C合工具,可以用多種硬件描述語言來實(shí)現(xiàn)。

TDM控制模塊的設(shè)計(jì)

● TDM在VoIP語音網(wǎng)關(guān)系統(tǒng)中的作用

TDM控制模塊同時(shí)接收來自ISDN(綜合業(yè)務(wù)數(shù)字網(wǎng))、E1專線或者語音編碼器等不同信源的串行語音數(shù)據(jù)。如圖1,VoIP語音網(wǎng)關(guān)的基本功能是完成以太網(wǎng)數(shù)據(jù)與外部語音設(shè)備數(shù)據(jù)的轉(zhuǎn)換,TDM接口與以太網(wǎng)接口分別為外部語音設(shè)備的數(shù)據(jù)、以太網(wǎng)上數(shù)據(jù)與網(wǎng)關(guān)系統(tǒng)的通信橋梁。該網(wǎng)關(guān)SoC系統(tǒng)的處理器采用的是同濟(jì)大學(xué)微電子中心自主沿發(fā)的高性能低功耗的32位嵌入式CPU BC320。

圖1 TDM控制模塊的作用

● 時(shí)分復(fù)用原理與TDM數(shù)據(jù)頻率

時(shí)分復(fù)用是把對信道的使用時(shí)間劃分為多個時(shí)間幀,進(jìn)一步把時(shí)間幀劃分為n個時(shí)間隙(時(shí)間間隔)。每一個時(shí)間隙分配給一個子信道,從而實(shí)現(xiàn)在一個信道上同時(shí)傳輸多路信號。時(shí)分復(fù)用循環(huán)使用時(shí)間幀,各路信號循環(huán)順序插入時(shí)間幀中的時(shí)間隙傳輸。TDM控制模塊的主要作用就是復(fù)用多路信號與解復(fù)用混合有多路信號的 TDM數(shù)據(jù),如圖2所示。

圖2 時(shí)分復(fù)用的時(shí)隙

本設(shè)計(jì)的串行語音數(shù)據(jù)針對E1專線標(biāo)準(zhǔn),E1主要應(yīng)用于歐洲,中國也采用該標(biāo)準(zhǔn)。E1標(biāo)準(zhǔn)的數(shù)據(jù)率為2.048Mb/s,每一個時(shí)間幀包括30個B子信道,一個D子信道和一個同步子信道,共32個子信道。以語音模擬信道為例,信道帶寬限制為3.4kHz,根據(jù)奈圭斯特定律,子信道采樣速率至少是信號最高頻率的兩倍,通常選擇采樣速率為8kHz。因此,整個TDM信道的比特速率可以達(dá)到:

8kb/s×8×32=2048kb/s=2.048 Mb/s,即E1標(biāo)準(zhǔn)規(guī)定的TDM數(shù)據(jù)率。

● 模塊設(shè)計(jì)

模塊的主要功能是完成多路數(shù)據(jù)的復(fù)用和復(fù)用數(shù)據(jù)的分解,其關(guān)鍵部分就是復(fù)用和分解。本設(shè)計(jì)采用緩存器輔助完成復(fù)用和分解,實(shí)現(xiàn)兩種協(xié)議數(shù)據(jù)跨時(shí)鐘域的轉(zhuǎn)換。本設(shè)計(jì)模塊主要分三部分,見圖3。

圖3 TDM接口控制模塊的基本結(jié)構(gòu)

串行數(shù)據(jù)接口主要負(fù)責(zé)串行數(shù)據(jù)與8位寬并行數(shù)據(jù)的轉(zhuǎn)換,因?yàn)榇娣艛?shù)據(jù)的FIFO是以8bit為一地址空間的。轉(zhuǎn)換由設(shè)計(jì)的狀態(tài)機(jī)來控制:接收 (receive)操作、發(fā)送(transmit)操作和等待,接收就是將串行數(shù)據(jù)轉(zhuǎn)換成8bit位寬數(shù)據(jù)的過程,發(fā)送與之相反。由于語音數(shù)據(jù)要求雙工機(jī)制,由時(shí)鐘高低電平來作為發(fā)送和接收狀態(tài)的切換信號,即當(dāng)時(shí)鐘為低時(shí)由發(fā)送狀態(tài)轉(zhuǎn)為接收狀態(tài),當(dāng)時(shí)鐘為高時(shí),由接收狀態(tài)切換為發(fā)送狀態(tài),這樣可以看作接收與發(fā)送是同時(shí)進(jìn)行的。

發(fā)送、接收緩存器不僅包括用于暫時(shí)存儲數(shù)據(jù)的FIFO,而且還設(shè)計(jì)有狀態(tài)機(jī)來控制接收、發(fā)送數(shù)據(jù)流。由于跨時(shí)鐘域,由雙口RAM組成的FIFO可能會帶來地址比較沖突的問題,本設(shè)計(jì)采用乒乓機(jī)制來完成FIFO,當(dāng)一個緩存器進(jìn)行讀操作時(shí),另一個緩存器則進(jìn)行寫操作,兩者的切換由硬件來完成。以下以接收緩存器為例(數(shù)據(jù)方向從TDM串行數(shù)據(jù)到Wishbone總線并行數(shù)據(jù))來描述本設(shè)計(jì)。緩存器的大小設(shè)計(jì)為包含四幀TDM數(shù)據(jù),因此每個FIFO的大小為 8bit×32×4=1024bit,如圖4。選用乒乓FIFO以及FIFO大小設(shè)計(jì)的原因如下。

圖4 乒乓FIFO

串行數(shù)據(jù)的時(shí)鐘相對于Wishbone總線的時(shí)鐘要慢,當(dāng)兩時(shí)鐘域上的數(shù)據(jù)相互轉(zhuǎn)換時(shí),Wishbone總線可以在很短時(shí)間內(nèi)讀寫FIFO,而串行總線需要相對較長的時(shí)間讀寫相同數(shù)據(jù)量。盡管如此,在Wishbone總線時(shí)鐘頻率相對較慢時(shí),Wishbone總線很可能在下一批串行數(shù)據(jù)寫進(jìn)FIFO前不能完全讀空FIFO。以接收緩存器為例,如果不考慮處理器(BC320)中斷響應(yīng)時(shí)間和從RAM讀數(shù)據(jù)的時(shí)間(待處理的數(shù)據(jù)都要先暫存在Wishbone 總線上掛的RAM中),從Wishbone總線讀空一個FIFO中的四幀數(shù)據(jù)需要時(shí)間為:

1/25M x 32 x 4 = 5.12 x 10-6 s= 5.12us

25M是本設(shè)計(jì)在FPGA開發(fā)板進(jìn)行測試時(shí)所采用的時(shí)鐘頻率,即測試系統(tǒng)時(shí)Wishbone總線上的時(shí)鐘頻率。 而在另一邊串行數(shù)據(jù),當(dāng)四幀寫滿FIFO后,第五幀的第一個字節(jié)數(shù)據(jù)開始寫入FIFO的準(zhǔn)備時(shí)間為:

1/24M x 8 = 4 x 10-6?s = 4us

FIFO中的四幀數(shù)據(jù)被讀空時(shí)間大于第五幀的第一個字節(jié)寫入FIFO的準(zhǔn)備時(shí)間,F(xiàn)IFO的寫滿與讀空都是有硬件產(chǎn)生信號標(biāo)識,此時(shí)FIFO讀空信號標(biāo)識未產(chǎn)生,不能對同一FIFO進(jìn)行寫操作,導(dǎo)致待寫數(shù)據(jù)丟失。因此選用兩個FIFO采用乒乓機(jī)制來切換讀寫操作,如圖4所示。

在解復(fù)用時(shí),數(shù)據(jù)的地址恢復(fù)很重要,一個TDM數(shù)據(jù)幀含有32個時(shí)隙,每一時(shí)隙中的數(shù)據(jù)均來自不同的信道源,本模塊要將復(fù)用在一路的TDM數(shù)據(jù)恢復(fù)出32 路。TDM數(shù)據(jù)的每個時(shí)隙含8個bit,而Wishbone總線的數(shù)據(jù)位寬是32位,因此需要四幀的TDM數(shù)據(jù)才能拼接成一路完整32位寬數(shù)據(jù)。相鄰時(shí)隙數(shù)據(jù)由于來自不同信道源,暫存在FIFO中的地址不能相鄰,前一時(shí)隙中數(shù)據(jù)和后一時(shí)隙中數(shù)據(jù)在地址空間上相差4(如圖4),這樣從初始地址開始,每相鄰四個地址對應(yīng)的數(shù)據(jù)拼接成一路完整的信號,在Wish

bone總線讀取FIFO中數(shù)據(jù)時(shí)的地址是按順序的。

本文著重討論了接收緩存器的設(shè)計(jì),發(fā)送緩存器與之類似,這里就不再贅述。

Wishbone接口連接TDM控制模塊與Wishbone總線,它的主要功能是設(shè)計(jì)正確的狀態(tài)機(jī)產(chǎn)生有效控制信號來同步數(shù)據(jù)交換。

驗(yàn)證與結(jié)論

Verilog語言描述完成TDM控制模塊的設(shè)計(jì),并以VoIP語音網(wǎng)關(guān)系統(tǒng)為驗(yàn)證平臺,利用Candence公司的NC-verilog仿真器進(jìn)行代碼仿真。仿真波形表明,處理器(BC320)對FIFO寫滿產(chǎn)生信號標(biāo)識的反應(yīng)時(shí)間大約為60個Wishbone總線時(shí)鐘周期,這一時(shí)間加上 Wishbone總線讀空第一個FIFO所用時(shí)間后,串行語音數(shù)據(jù)仍在寫進(jìn)另一個FIFO,Wishbone總線有足夠的空閑等待這個FIFO寫滿標(biāo)示信號的產(chǎn)生,不會有任何數(shù)據(jù)丟失。

VoIP語音網(wǎng)關(guān)系統(tǒng)在型號為Virtex-II Pro FF1152的FPGA開發(fā)板上進(jìn)行了硬件驗(yàn)證,TDM控制模塊外接型號為Le88221的SLIC(用戶線接口電路)芯片作為語音信源,利用 Chipscope在線掃描TDM控制模塊內(nèi)部、Wishbone總線和處理器(BC320)寄存器的信號變化,并用示波器對SLIC芯片信號進(jìn)行捕捉。從觀察的信號來看,所設(shè)計(jì)的TDM控制模塊能夠與系統(tǒng)的其他IP模塊,尤其是處理器(BC320)和以太網(wǎng)模塊正確有效地協(xié)同工作,模塊的功能達(dá)到設(shè)計(jì)要求。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19785

    瀏覽量

    233348
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21946

    瀏覽量

    613597
  • 開發(fā)板
    +關(guān)注

    關(guān)注

    25

    文章

    5472

    瀏覽量

    101832
收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    一個簡單的8位處理器完整設(shè)計(jì)過程及verilog代碼

    一個簡單的8位處理器完整設(shè)計(jì)過程及verilog代碼,適合入門學(xué)習(xí)參考,并含有作者個人寫的指令執(zhí)行過程。
    的頭像 發(fā)表于 04-10 11:43 ?4388次閱讀

    TMS320C6678處理器的VLFFT該怎么演示?

    本白皮書探討了TMS320C6678處理器的VLFFT演示。通過內(nèi)置8個固定和浮點(diǎn)DSP內(nèi)核的TMS320C6678處理器來執(zhí)行16K-1024K的一維單精度浮點(diǎn)FFT算法樣本,檢測其
    發(fā)表于 09-29 10:05

    TMS320C6678處理器的性能怎么樣?

    TMS320C6678處理器的性能怎么樣?怎么探討TMS320C6678處理器的VLFFT演示?
    發(fā)表于 04-19 10:53

    Cortex-M3處理器是什么

    STM32單片機(jī)STM32的核心Cortex-M3處理器是一個標(biāo)準(zhǔn)化的微控制器結(jié)構(gòu),希望思考一下,何為標(biāo)準(zhǔn)化?簡言之,Cortex-M3處理器擁有32位CPU,并行總線結(jié)構(gòu),嵌套中斷向量控制
    發(fā)表于 07-16 06:33

    RK3399處理器與AR9201處理器有哪些不同之處呢

    RK3399處理器與AR9201處理器有哪些不同之處呢?hi3559A處理器與RV1126處理器有哪些不同之處呢?
    發(fā)表于 02-21 07:29

    ARM Cortex-M4處理器的參數(shù)傳遞機(jī)制是怎樣的

    ARM Cortex-M4處理器在C源文件里面調(diào)用匯編函數(shù),參數(shù)傳遞機(jī)制是怎樣的?比如C源文件里面調(diào)用匯編語言實(shí)現(xiàn)的函數(shù)uint8_t Code(uint8_t a,uint32_t b
    發(fā)表于 08-22 15:23

    Sitara AM62處理器的資料分享

    和預(yù)測性維護(hù)),有助于賦予HMI全新的意義,而不是僅限于實(shí)現(xiàn)人機(jī)交互的界面。AM62處理器能夠以低功耗實(shí)現(xiàn)邊緣器件的分析功能(掛起狀態(tài)功耗低至7mW且無需特殊考慮散熱設(shè)計(jì)),支持工程師靈活地在尺寸受限
    發(fā)表于 11-03 06:11

    基于ARM的PC/104處理器模塊設(shè)計(jì)

    提出了一種低成本的PC/104處理器模塊的設(shè)計(jì)。該模塊硬件上以ARM處理器為核心實(shí)現(xiàn)了PC/104處理
    發(fā)表于 08-25 10:36 ?20次下載

    Verilog HDL語言實(shí)現(xiàn)時(shí)序邏輯電路

    Verilog HDL語言實(shí)現(xiàn)時(shí)序邏輯電路 在Verilog HDL語言中,時(shí)序邏輯電路使用always語句塊來實(shí)現(xiàn)。例如,
    發(fā)表于 02-08 11:46 ?4866次閱讀

    蘋果a6處理器怎么樣_a6處理器參數(shù)

    蘋果正式發(fā)布iphone5,iphone5采用A6處理器,那么A6處理器怎么樣?a6處理器參數(shù)是什么呢?a6處理器四核的嗎?帶著這些疑問,我們來一起了解下A6
    發(fā)表于 09-13 14:29 ?2.6w次閱讀

    采用數(shù)字錄音模塊和STM32處理器實(shí)現(xiàn)一鍵錄音加密錄音筆設(shè)計(jì)

    系統(tǒng)硬件電路主要分為數(shù)字錄音模塊和STM32處理器模塊兩部分,如圖1所示。數(shù)字錄音模塊負(fù)責(zé)模擬音頻信號捕獲和信號采樣、量化以及編碼處理
    的頭像 發(fā)表于 01-11 08:24 ?3808次閱讀
    采用數(shù)字錄音<b class='flag-5'>模塊</b>和STM32<b class='flag-5'>處理器</b><b class='flag-5'>實(shí)現(xiàn)</b>一鍵錄音加密錄音筆設(shè)計(jì)

    麒麟9000處理器和高通驍龍875處理器相比如何?

    隨著華為mate10系列的發(fā)布,華為最后一代旗艦處理器,麒麟9000也就此亮相,大家對于麒麟9000處理器十分的看好。因?yàn)轺梓?000處理器在安兔兔的跑分竟然高達(dá)72萬分,較上一代麒麟990
    的頭像 發(fā)表于 11-03 11:31 ?6138次閱讀

    ADuCM320:精密模擬微控制器,14位模擬I/O, 帶MDIO接口、ARM Cortex-M3處理器

    ADuCM320:精密模擬微控制器,14位模擬I/O, 帶MDIO接口、ARM Cortex-M3處理器
    發(fā)表于 03-21 06:11 ?3次下載
    ADuCM<b class='flag-5'>320</b>:精密模擬微<b class='flag-5'>控制器</b>,14位模擬I/O, 帶MDIO接口、ARM Cortex-M3<b class='flag-5'>處理器</b>

    基于TMS320F28335處理器的開關(guān)電源模塊并聯(lián)供電系統(tǒng)設(shè)計(jì)

    基于TMS320F28335處理器的開關(guān)電源模塊并聯(lián)供電系統(tǒng)設(shè)計(jì)
    發(fā)表于 10-25 16:54 ?12次下載

    基于TMS320F2812處理器數(shù)字控制的三相逆變電源設(shè)計(jì)

    基于TMS320F2812處理器數(shù)字控制的三相逆變電源設(shè)計(jì)
    發(fā)表于 10-26 14:25 ?13次下載