女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于阻塞賦值和非阻塞賦值的多級觸發器級聯實例

電子工程師 ? 來源:CSDN ? 作者:a14730497 ? 2021-05-08 14:47 ? 次閱讀

下面給出一個基于阻塞賦值和非阻塞賦值的多級觸發器級聯實例,要求將輸入數據延遲 3 個時鐘周期再輸出,并給出對應的 RTL 級結構圖和仿真結果。

(1)基于 D觸發器的阻塞賦值語句代碼如下:

module pipeb1 (q3, d, clk);

output [7:0] q3;

input [7:0] d;

input clk;

reg [7:0] q3, q2, q1;

always @(posedge clk)

begin

q1 = d;

q2 = q1;

q3 = q2;

end

endmodule

上述代碼綜合后能得到所期望的邏輯電路嗎? 答案是否定的, 根據阻塞賦值語句的執行過程可以得到執行后的結果是 q1 = d;q2 = d。實際只會綜合出一個寄存器,如圖 8-33 所示,并列出下面的警告信息,而不是所期望的三個。其中的主要原因就是采用了阻塞賦值,首先將 d 的值賦給 q1,再將q1 的值賦給q2,依次到q3,但是 q1、q2、q3 的值在賦值前其數值已經全部被修改為當前時刻的 d 值,因此上述語句等效于 q3=d,這和圖 8-33 所示的 RTL 結構是一致的。

pIYBAGCWNI-AKXz-AADOG74i4Xg491.jpg

(2) 如何才能得到所需要的電路呢?如果把 always 塊中的兩個賦值語句的次序顛倒后再進行分析:先把 q2 的值賦于 q3、再把 q1 的值賦于 q2,最后把 d 賦于q1。這樣在先賦值再修改,可以使得 q2,q3 的值都不再是 d 的當前值。修改后的代碼如下所列。

module pipeb2 (q3, d, clk);

output [7:0] q3;

input [7:0] d;

input clk;

reg [7:0] q3, q2, q1;

always @(posedge clk)

begin

q3 = q2;

q2 = q1;

q1 = d;

end

endmodule

原文標題:FPGA學習:verilog中阻塞的理解與例子

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1643

    文章

    21945

    瀏覽量

    613526
  • 電路圖
    +關注

    關注

    10394

    文章

    10732

    瀏覽量

    540101
  • Verilog
    +關注

    關注

    28

    文章

    1365

    瀏覽量

    111718

原文標題:FPGA學習:verilog中阻塞的理解與例子

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    在testbench中如何使用阻塞賦值阻塞賦值

    本文詳細闡述了在一個testbench中,應該如何使用阻塞賦值阻塞賦值。首先說結論,建議在testbench中,對時鐘信號(包括分頻時鐘
    的頭像 發表于 04-15 09:34 ?515次閱讀
    在testbench中如何使用<b class='flag-5'>阻塞</b><b class='flag-5'>賦值</b>和<b class='flag-5'>非</b><b class='flag-5'>阻塞</b><b class='flag-5'>賦值</b>

    “串口阻塞”你真的會用嗎?

    很久才會發出來,一下子出來很多數據”。經過幫客戶檢查應用程序源碼,發現應用程序在串口阻塞方面沒有做正確的處理,修改后解決。阻塞打開串口open("/dev/tty
    的頭像 發表于 02-13 11:42 ?607次閱讀
    “串口<b class='flag-5'>阻塞</b>”你真的會用嗎?

    socket編程中的阻塞阻塞

    在網絡編程中, socket 是一個非常重要的概念,它提供了一個抽象層,使得開發者可以不必關心底層的網絡通信細節。 socket 編程中的阻塞阻塞模式是兩種不同的操作方式,它們對程序的響應性
    的頭像 發表于 11-01 16:13 ?598次閱讀

    Verilog HDL的基礎知識

    本文繼續介紹Verilog HDL基礎知識,重點介紹賦值語句、阻塞阻塞、循環語句、同步與異步、函數與任務語法知識。
    的頭像 發表于 10-24 15:00 ?1002次閱讀
    Verilog HDL的基礎知識

    rs觸發器的工作原理 rs觸發器和sr觸發器的區別

    RS觸發器(Reset-Set觸發器)和SR觸發器(Set-Reset觸發器)是數字電路中常用的兩種基本觸發器。它們在邏輯功能和應用上有所不
    的頭像 發表于 10-21 10:06 ?6434次閱讀

    怎么用jk觸發器變成t觸發器

    將JK觸發器變成T觸發器,主要涉及到對JK觸發器的輸入端口進行適當的連接和配置,以實現T觸發器的邏輯功能。以下是將JK觸發器轉換為T
    的頭像 發表于 08-28 09:41 ?4185次閱讀

    d觸發器和jk觸發器的區別是什么

    引言 數字電路是現代電子技術的基礎,廣泛應用于計算機、通信、控制等領域。觸發器是數字電路中的一種基本邏輯元件,具有存儲和傳遞信息的功能。 觸發器的基本概念 觸發器是一種具有記憶功能的數字電路元件
    的頭像 發表于 08-22 10:37 ?3453次閱讀

    t觸發器變為d觸發器的條件

    在數字電路設計中,觸發器是一種非常重要的存儲元件,用于存儲一位二進制信息。觸發器的種類很多,其中最為常見的有JK觸發器、D觸發器和T觸發器
    的頭像 發表于 08-22 10:33 ?2498次閱讀

    socket阻塞阻塞的區別是什么

    在計算機編程中,socket 是一種通信端點,用于在網絡中進行數據傳輸。Socket 可以是阻塞的或阻塞的,這兩種模式在處理數據傳輸時有不同的行為。 阻塞模式(Blocking Mo
    的頭像 發表于 08-16 11:13 ?1095次閱讀

    同步觸發器和邊沿觸發器的區別

    同步觸發器和邊沿觸發器是數字電路中兩種常見的觸發器類型,它們在觸發方式、工作原理、性能特點以及應用場景等方面存在顯著的差異。
    的頭像 發表于 08-12 11:26 ?2516次閱讀

    t觸發器與d觸發器的區別和聯系

    在數字電路設計中,觸發器是一種非常重要的存儲元件,用于存儲一位二進制信息。觸發器的種類很多,其中最為常見的是T觸發器(Toggle Flip-Flop)和D觸發器(Data Flip-
    的頭像 發表于 08-11 09:37 ?4830次閱讀

    主從觸發器和邊沿觸發器的特點及應用

    在數字電路設計中,觸發器是一種非常重要的基本邏輯元件,用于存儲一位二進制信息。觸發器的種類繁多,但主要分為兩大類:主從觸發器(Master-Slave Flip-Flop)和邊沿觸發器
    的頭像 發表于 08-11 09:35 ?3513次閱讀

    邊沿觸發器和主從觸發器的區別是什么

    邊沿觸發器和主從觸發器是數字電路中兩種常見的觸發器類型,它們在設計和應用上有著明顯的區別。 觸發器的基本概念 觸發器是一種具有記憶功能的數字
    的頭像 發表于 08-09 17:33 ?1624次閱讀

    是否可以使用Aurix中的CCU6模塊,以阻塞方式在檢測到GPIO下降沿時觸發中斷?

    我想知道,是否可以使用 Aurix 中的 CCU6 模塊,以阻塞方式在檢測到 GPIO 下降沿時觸發中斷? TC397 的示例代碼僅將其用于 PWM 生成和時鐘定時,但我很好奇如何將其用于 GPIO 邊沿檢測。
    發表于 07-04 07:00

    請問使用lwip創建socket,該如何做到阻塞的接收發送數據?

    請問使用lwip創建socket,該如何做到阻塞的接收發送數據?
    發表于 06-19 06:02