女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

淺談ZYNQ芯片架構(gòu)解析

電子工程師 ? 來(lái)源:CSDN技術(shù)社區(qū) ? 作者:嵌入式客棧 ? 2021-04-28 10:18 ? 次閱讀

基于 ZYNQ 實(shí)現(xiàn)復(fù)雜嵌入式系統(tǒng)非常便利,其應(yīng)用領(lǐng)域也越來(lái)越廣泛,本文來(lái)從對(duì) ZYNQ 芯片架構(gòu)的理解來(lái)談?wù)剛€(gè)人體會(huì)。

20210107111207154.gif

ZYNQ 主要由兩大部分組成:

處理系統(tǒng) PS(Processing System):

上圖左上部分即是 PS 部分,包括:

同構(gòu)雙核 ARM Cortex A9 的對(duì)稱(chēng)多處理器 (Symmetric Multi-Processing,SMP)

豐富的外設(shè),2×SPI,2×I2C,2×CAN,2×UART,2×SDIO,2×USB,2×GigE,GPIO

靜態(tài)存儲(chǔ)控制器:Quad-SPI,NAND,NOR

動(dòng)態(tài)存儲(chǔ)控制器:DDR3,DDR2,LPDDR2

編程邏輯 PL(Programmable logic):兼容賽靈思 7 系列 FPGA

基于 Artix?的芯片:Z-7010 以及 Z-7020

基于 Kintex?的芯片:Z-7030 以及 Z-7045

ZYNQ 處理系統(tǒng)端 PS 所有的外設(shè)都連接在 AMBA(Advanced Microcontroller Bus Architecture)總線,而基于 FPGA 設(shè)計(jì)的 IP 則可以通過(guò) AXI 接口掛載在 AMBA 總線上,從而實(shí)現(xiàn)內(nèi)部各組件的互聯(lián)互通。這里涉及到兩個(gè)概念:

AMBA 總線,熟悉 ARM 架構(gòu)的朋友應(yīng)該都大致了解, AMBA 是 ARM 公司的注冊(cè)商標(biāo)。是一種用于片上系統(tǒng)(SoC)設(shè)計(jì)中功能塊的連接和管理的開(kāi)放標(biāo)準(zhǔn)片上互連規(guī)范。它促進(jìn)了具有總線結(jié)構(gòu)及多控制器或組件的多核處理器設(shè)計(jì)開(kāi)發(fā)。自成立以來(lái),AMBA 已廣為應(yīng)用,遠(yuǎn)遠(yuǎn)超出了微控制器設(shè)備領(lǐng)域。如今,AMBA 已廣泛用于各種 ASIC 和 SoC 部件,包括在現(xiàn)代便攜式移動(dòng)設(shè)備中使用的應(yīng)用處理器。

高級(jí)可擴(kuò)展接口 AXI(Advanced eXtensible Interface):是 ARM 公司 AMBA 3.0 和 AMBA 4.0 規(guī)范的一部分,是并行高性能,同步,高頻,多主機(jī),多從機(jī)通訊接口,主要設(shè)計(jì)用于片上通訊。為啥說(shuō) AXI 是 AMBA 的一部分,看看下面兩個(gè)圖就可以比較清晰的了解。

20210107111208749.gif

20210107111208162.gif

ZYNQ 的高度靈活性

靈活的 PS 端 IO 復(fù)用

Multiplexed I/O (MIO):PS 端外設(shè) IO 復(fù)用,這是什么概念呢?前面介紹了 ZYNQ 主要分 PS/PL 兩大組成模塊,PS 端前面介紹的外設(shè)如 USB/CAN/GPIO/UART 等都必要需要引腳與外界打交道,這里所謂的復(fù)用與常見(jiàn)的單片機(jī)、處理器里引腳復(fù)用的概念一樣。但是(這里劃重點(diǎn)),ZYNQ 具有高達(dá) 54 個(gè) PS 引腳支持 MIO,MIO 具有非常高的靈活度以達(dá)到靈活配置,這給硬件設(shè)計(jì)、PCB 布板帶來(lái)了極大的便利!,MIO 的配置利用 vivado 軟件可以實(shí)現(xiàn)靈活配置,如下圖所示。

20210107111208109.gif

硬件工程師往往發(fā)現(xiàn)對(duì)一個(gè)復(fù)雜的系統(tǒng)的布局布線,常常會(huì)很困難,也常因?yàn)椴缓侠淼牟季植季€而陷入 EMC 深坑。ZYNQ 的 IO 引腳高度靈活性,無(wú)疑在電路設(shè)計(jì)方面提供極大的方便,可實(shí)現(xiàn)非常靈活的 PCB 布局布線。從而在 EMC 性能改善方面帶來(lái)了很大便利。

靈活的 PS-PL 互連接口

Extended Multiplexed I/O (EMIO) :擴(kuò)展 MIO,如果想通過(guò) PS 來(lái)訪問(wèn) PL 又不想浪費(fèi) AXI 總線時(shí),就可以通過(guò) EMIO 接口來(lái)訪問(wèn) PL。54 個(gè) I/O 中,其中一部分只能用于 MIO,大部分可以用于 MIO 或 EMIO,少量引腳只能通過(guò) EMIO 訪問(wèn)。

20210107111208432.gif

如上圖,比如 I2C0 則可以通過(guò) EMIO 映射到 PL 端的引腳輸出,這無(wú)疑又增加了更多的靈活性!

PS-PL 接口 HP0-HP3:如上架構(gòu)圖中 AXI high-performance slave ports (HP0-HP3) 實(shí)現(xiàn)了 PS-PL 的接口

可配置的 32 位或 64 位數(shù)據(jù)寬度

只能訪問(wèn)片上存儲(chǔ)器 OCM(On chip memory)和 DDR

AXI FIFO 接口(AFI)利用 1KB FIFOs 來(lái)緩沖大數(shù)據(jù)傳輸

PS-PL 接口 GP0-GP1:如上架構(gòu)圖中 AXI general-purpose ports

兩個(gè) PS 主接口連接到 PL 的兩個(gè)從設(shè)備

32 位數(shù)據(jù)寬度

一個(gè)連接到 CPU 內(nèi)存的 64 位加速器一致端口ACP)AXI 從接口,ACP 是 SCU (一致性控制單元)上的一個(gè) 64 位從機(jī)接口,實(shí)現(xiàn)從 PL 到 PS 的異步 cache 一致性接入點(diǎn)。ACP 是可以被很多 PL 主機(jī)所訪問(wèn)的,用以實(shí)現(xiàn)和 APU 處理器相同的方式訪問(wèn)存儲(chǔ)子系統(tǒng)。這能達(dá)到提升整體性能、改善功耗和簡(jiǎn)化軟件的效果。ACP 接口的表現(xiàn)和標(biāo)準(zhǔn)的 AXI 從機(jī)接口是一樣的,支持大多數(shù)標(biāo)準(zhǔn)讀和寫(xiě)的操作而不需要在 PL 部件中加入額外的一致性操作。

DMA, 中斷, 事件信號(hào)

處理器事件總線信號(hào)事件信息到 CPU

PL 外設(shè) IP 中斷到 PS 通用中斷控制器(GIC)

四個(gè) DMA 通道 RDY/ACK 信號(hào)

擴(kuò)展多路復(fù)用 I/O (EMIO)允許 PS 外設(shè)端口訪問(wèn) PL 邏輯和設(shè)備 I/O 引腳。

時(shí)鐘以及復(fù)位信號(hào):

四個(gè) PS 時(shí)鐘帶使能控制連接到 PL

四個(gè) PS 復(fù)位信號(hào)連接到 PL

靈活的時(shí)鐘系統(tǒng)

PS 時(shí)鐘源:

PS 端具有 4 個(gè)外部時(shí)鐘源引腳

PS 端具有 3 個(gè) PLL 時(shí)鐘模塊

PS 端具有 4 個(gè)時(shí)鐘源可輸出到 PL

PL 端具有 7 個(gè)時(shí)鐘源

PL 端時(shí)鐘源域相對(duì) PS 端不同

PL 端時(shí)鐘可靈活來(lái)自 PL 端外部引腳,因?yàn)?FPGA 的硬可編程性,完全靈活配置

也可使用 PS 端的 4 個(gè)時(shí)鐘源

注意

PL 和 PS 之間的時(shí)鐘同步是由 PS 端處理

PL 不能提供時(shí)鐘給 PS 使用

豐富的 IP 庫(kù)

Zynq 是一種 SoC,具有大量的標(biāo)準(zhǔn) IP,這些部件不再需要重新設(shè)計(jì)而直接可用。以這樣的方式提升了設(shè)計(jì)抽象層級(jí),加上重用預(yù)先測(cè)試和驗(yàn)證過(guò)的部件,開(kāi)發(fā)將被加速,而成本則可以降低。就像常說(shuō)的:“ 為什么要重新發(fā)明輪子呢?”。

Vivado 內(nèi)置了大量的 IP 可供使用,比如數(shù)學(xué)計(jì)算 IP,信號(hào)處理 IP、圖像視頻處理 IP,通信互連(以太網(wǎng)、DDS、調(diào)制、軟件無(wú)線電、錯(cuò)誤校驗(yàn))、處理器 IP(MicroBlaze 等)、甚至人工智能算法 IP。

比如信號(hào)處理 IP,由于采用 FPGA 硬邏輯實(shí)現(xiàn)信號(hào)處理無(wú)需 CPU 計(jì)算,對(duì)于實(shí)現(xiàn)復(fù)雜的信號(hào)運(yùn)算(比如實(shí)現(xiàn)一個(gè)非常高階的 FIR 濾波、多點(diǎn) FFT 計(jì)算)具有非常大優(yōu)勢(shì)。

20210107111208327.gif

雙 ARM 硬核處理器

如架構(gòu)圖,ZYNQ 內(nèi)置了雙 ARM Cortex-A9 硬核,對(duì)軟件設(shè)計(jì)提供了極大的靈活性,在該處理器上可運(yùn)行 LinuxAndroid 等復(fù)雜的操作系統(tǒng),相比常規(guī) FPGA 嵌軟核 IP 的做法具有更強(qiáng)大的運(yùn)算處理能力,你可能會(huì)說(shuō)其處理器的運(yùn)算能力相比時(shí)下的其他 ARM 芯片或稍有不足,但基本能滿(mǎn)足常規(guī)的醫(yī)療、工業(yè)領(lǐng)域等嵌入式系統(tǒng)應(yīng)用需求。

PL/PS 的有機(jī)結(jié)合

通過(guò)前面的簡(jiǎn)要分析介紹,不難發(fā)現(xiàn) PL 可編程硬件邏輯及處理器單元的結(jié)合做的非常好。

PL 端:可設(shè)計(jì)出高靈活的外設(shè)系統(tǒng),同時(shí)可編程硬件邏輯電路,可實(shí)現(xiàn)真正的硬并行處理、硬實(shí)時(shí)系統(tǒng)

PS 端:PL 端與 PS 的有機(jī)結(jié)合,有可實(shí)現(xiàn)對(duì)這種高靈活、硬并行、硬實(shí)時(shí)處理系統(tǒng)實(shí)現(xiàn)集中軟件管理

試想,如果一個(gè)系統(tǒng)需要實(shí)現(xiàn)硬實(shí)時(shí)、硬并行,復(fù)雜外設(shè)互連系統(tǒng):

或許會(huì)采用多微控制器(比如單片機(jī))+處理器方案,微處理器實(shí)現(xiàn)實(shí)時(shí)需求,處理器運(yùn)行 Linux 實(shí)現(xiàn)上層業(yè)務(wù)邏輯的方式。

或者采用 FPGA+處理器來(lái)實(shí)現(xiàn)。

這兩種方案技術(shù)復(fù)雜度都非常高,硬件電路 PCB 設(shè)計(jì)比較復(fù)雜,軟件開(kāi)發(fā)以及維護(hù)也會(huì)增加復(fù)雜度。而 ZYNQ 則可以很好的解決此類(lèi)系統(tǒng)設(shè)計(jì)需求,真正做到 system on chip,這也是 SOC 的一個(gè)很好的體現(xiàn)。

總結(jié)一下

ZYNQ 這種高度靈活性,豐富的外設(shè),豐富的 IP 庫(kù),以及 vivado 強(qiáng)大易用的開(kāi)發(fā)環(huán)境,對(duì)使用 ZYNQ 進(jìn)行嵌入式系統(tǒng)設(shè)計(jì)帶來(lái)了非常多優(yōu)勢(shì)。
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 嵌入式系統(tǒng)
    +關(guān)注

    關(guān)注

    41

    文章

    3665

    瀏覽量

    130888
  • 處理系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    93

    瀏覽量

    16878
  • 存儲(chǔ)控制器
    +關(guān)注

    關(guān)注

    0

    文章

    23

    瀏覽量

    9304
  • Zynq芯片
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    1777
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    GPU架構(gòu)深度解析

    GPU架構(gòu)深度解析從圖形處理到通用計(jì)算的進(jìn)化之路圖形處理單元(GPU),作為現(xiàn)代計(jì)算機(jī)中不可或缺的一部分,已經(jīng)從最初的圖形渲染專(zhuān)用處理器,發(fā)展成為強(qiáng)大的并行計(jì)算引擎,廣泛應(yīng)用于人工智能、科學(xué)計(jì)算
    的頭像 發(fā)表于 05-30 10:36 ?102次閱讀
    GPU<b class='flag-5'>架構(gòu)</b>深度<b class='flag-5'>解析</b>

    ip6806芯片的詳細(xì)參數(shù)解析

    本文深入解析了英集芯IP6806無(wú)線充電發(fā)射端控制芯片的技術(shù)細(xì)節(jié),包括其基礎(chǔ)架構(gòu)、核心參數(shù)、功能特性、應(yīng)用場(chǎng)景以及智能控制和安全防護(hù)功能。其輸入電壓范圍寬,輸出功率高,效率高,過(guò)壓、過(guò)流、過(guò)溫保護(hù)機(jī)制完善,兼容性強(qiáng)。
    的頭像 發(fā)表于 05-10 09:03 ?194次閱讀
    ip6806<b class='flag-5'>芯片</b>的詳細(xì)參數(shù)<b class='flag-5'>解析</b>

    解鎖未來(lái)汽車(chē)電子技術(shù):軟件定義車(chē)輛與區(qū)域架構(gòu)深度解析

    解鎖未來(lái)汽車(chē)電子技術(shù):軟件定義車(chē)輛與區(qū)域架構(gòu)深度解析 ——立即下載白皮書(shū),搶占智能汽車(chē)發(fā)展先機(jī) *附件:解鎖未來(lái)汽車(chē)電子技術(shù):軟件定義車(chē)輛與區(qū)域架構(gòu)深度解析.pdf 為什么這份白皮書(shū)值
    的頭像 發(fā)表于 04-27 11:58 ?440次閱讀

    Qualcomm QCS8250芯片的全面解析

    關(guān)于Qualcomm QCS8250芯片的全面解析 一、QCS8250芯片基本信息 *附件:Qualcomm? QCS8250 SoC for IoT 產(chǎn)品手冊(cè).pdf 制造商與發(fā)布時(shí)間
    的頭像 發(fā)表于 04-08 16:44 ?1254次閱讀
    Qualcomm QCS8250<b class='flag-5'>芯片</b>的全面<b class='flag-5'>解析</b>

    NVIDIA Blackwell數(shù)據(jù)手冊(cè)與NVIDIA Blackwell架構(gòu)技術(shù)解析

    NVIDIA Blackwell數(shù)據(jù)手冊(cè)與NVIDIA Blackwell 架構(gòu)技術(shù)解析
    的頭像 發(fā)表于 03-20 17:19 ?495次閱讀

    從零開(kāi)始馴服Linux(一):ZYNQ-Linux啟動(dòng)文件構(gòu)建全解析

    本帖最后由 jf_85110202 于 2025-3-20 17:42 編輯 從零開(kāi)始馴服Linux(一):ZYNQ-Linux啟動(dòng)文件構(gòu)建全解析 ZYNQ系列芯片集成了ARM
    發(fā)表于 03-20 16:48

    芯片架構(gòu)設(shè)計(jì)的關(guān)鍵要素

    芯片架構(gòu)設(shè)計(jì)的目標(biāo)是達(dá)到功能、性能、功耗、面積(FPA)的平衡。好的芯片架構(gòu)能有效提升系統(tǒng)的整體性能,優(yōu)化功耗,并確保在成本和時(shí)間的限制下完成設(shè)計(jì)任務(wù)。
    的頭像 發(fā)表于 03-01 16:23 ?481次閱讀

    電鴻系統(tǒng)技術(shù)架構(gòu)解析,觸覺(jué)智能推出多款電鴻適配硬件方案

    電鴻系統(tǒng)技術(shù)架構(gòu)解析,觸覺(jué)智能推出多款電鴻適配硬件方案
    的頭像 發(fā)表于 02-26 16:21 ?670次閱讀
    電鴻系統(tǒng)技術(shù)<b class='flag-5'>架構(gòu)</b><b class='flag-5'>解析</b>,觸覺(jué)智能推出多款電鴻適配硬件方案

    奶泡棒專(zhuān)用芯片詳細(xì)解析

    奶泡棒專(zhuān)用芯片詳細(xì)解析
    的頭像 發(fā)表于 02-24 11:23 ?248次閱讀

    芯片封測(cè)架構(gòu)芯片封測(cè)流程

    在此輸入導(dǎo)芯片封測(cè)芯片封測(cè)是一個(gè)復(fù)雜且精細(xì)的過(guò)程,它涉及多個(gè)步驟和環(huán)節(jié),以確保芯片的質(zhì)量和性能。本文對(duì)芯片封測(cè)架構(gòu)
    的頭像 發(fā)表于 12-31 09:15 ?1230次閱讀
    <b class='flag-5'>芯片</b>封測(cè)<b class='flag-5'>架構(gòu)</b>和<b class='flag-5'>芯片</b>封測(cè)流程

    ZYNQ核心板學(xué)習(xí)筆記

    此款開(kāi)發(fā)板使用的是 Xilinx 公司的 Zynq7000 系列的芯片,型號(hào)為 XC7Z020-2CLG484I,484 個(gè)引腳的 FBGA 封裝。
    的頭像 發(fā)表于 10-24 18:08 ?2312次閱讀
    <b class='flag-5'>ZYNQ</b>核心板學(xué)習(xí)筆記

    正點(diǎn)原子ZYNQ7015開(kāi)發(fā)板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能強(qiáng)悍,資料豐富!

    ! 正點(diǎn)原子Z15 ZYNQ開(kāi)發(fā)板,搭載Xilinx Zynq7000系列芯片,核心板主控芯片的型號(hào)是XC7Z015CLG485-2。開(kāi)發(fā)板由核心板+底板組成,外設(shè)資源豐富,板載1路P
    發(fā)表于 09-14 10:12

    [XILINX] 正點(diǎn)原子ZYNQ7035/7045/7100開(kāi)發(fā)板發(fā)布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!

    7000系列芯片,核心板支持Xilinx Zynq-7035、Zynq-7045和Zynq-7100三種型號(hào)。開(kāi)發(fā)板由核心板+底板組成,外設(shè)資源豐富,板載2路千兆以太網(wǎng)接口(PS+PL
    發(fā)表于 09-02 17:18

    主流芯片架構(gòu)包括哪些類(lèi)型

    主流芯片架構(gòu)芯片設(shè)計(jì)領(lǐng)域中的核心組成部分,它們決定了芯片的功能、性能、功耗等多個(gè)方面。當(dāng)前,全球范圍內(nèi)主流的芯片
    的頭像 發(fā)表于 08-22 11:08 ?2380次閱讀

    自動(dòng)駕駛?cè)笾髁?b class='flag-5'>芯片架構(gòu)分析

    當(dāng)前主流的AI芯片主要分為三類(lèi),GPU、FPGA、ASIC。GPU、FPGA均是前期較為成熟的芯片架構(gòu),屬于通用型芯片。ASIC屬于為AI特定場(chǎng)景定制的
    的頭像 發(fā)表于 08-19 17:11 ?2215次閱讀
    自動(dòng)駕駛?cè)笾髁?b class='flag-5'>芯片</b><b class='flag-5'>架構(gòu)</b>分析