女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

輝煌的FPGA帝國起源是什么?

FPGA之家 ? 來源:數(shù)字積木 ? 作者:Fanxin Meng ? 2021-03-12 14:26 ? 次閱讀

1984年,Xilinx公司的創(chuàng)始人之一,密西根大學(xué)畢業(yè)生,RossFreeman第一次提出了可編程邏輯器件(PLD)的概念,讓芯片成為一個空白的畫布,可由工程師通過編程在上面任意“涂鴉”。

Freeman也因為這項發(fā)明進(jìn)入2009美國發(fā)明家名人堂。遺憾的是英年早逝的他沒能看到他所締造的FPGA帝國是多么的輝煌。

清華大學(xué)微電子研究所所長,中國半導(dǎo)體行業(yè)協(xié)會副理事長魏少軍先生曾用印一本書來區(qū)別芯片的設(shè)計、制造、封測過程:設(shè)計相當(dāng)于作家寫了一本書,制造相當(dāng)于印刷,封裝相當(dāng)于裝訂。那么FPGA是什么?如果是一個專業(yè)從事FPGA工作的老攻城獅可能會告訴你,”Field Programmable Gate Array“,然后再補上一句”It can be anything you want“。網(wǎng)上也有很多通俗易懂的類比。例如把FPGA的開發(fā)看作是數(shù)字積木搭建,東南大學(xué)湯勇明老師就寫過一本《搭建你的數(shù)字積木——數(shù)字電路與邏輯設(shè)計》

一個個IP就像是一塊塊積木,通過調(diào)用IP"搭建"特定功能的電路,這個比喻來說明FPGA的開發(fā)再合適不過了。

也有人將FPGA比作是空白的大腦,大腦里面存在成千上萬的神經(jīng)元細(xì)胞,但是神經(jīng)元之間并沒有連接起來,也就還沒有大腦強大的功能,但是當(dāng)工程師用Verilog或者vhdl來對FPGA進(jìn)行布局布線之后,神經(jīng)元就連接到了一起,大腦也就有了一些功能,給大腦輸入羊肉泡饃的畫面,會流口水之類的反應(yīng)。這個比喻來形容FPGA的設(shè)計原理再合適不過了。

另外,還有人將FPGA中的一些組成部分和生物化學(xué)有機體類比。FPGA中最基本的單元——可編程邏輯單元(CLB),可以類比為有機體中的蛋白質(zhì)分子,生物化學(xué)的角度上,蛋白質(zhì)可以合成更高更復(fù)雜的器官,例如心,肝,胃,胳膊腿等,那么同樣CLB作為電子有機體中的蛋白質(zhì)分子,當(dāng)然就可以合成一個電子有機體(類比人)的各個模塊(器官),有的器官復(fù)雜,需要很多蛋白質(zhì)分子分層次合成,那么同樣,有的電子系統(tǒng)的模塊的也極其復(fù)雜,需要CLB分層次合成。

那么蛋白質(zhì)分子在合成各種不同的器官的時候,靠什么做指導(dǎo)嘞?人體內(nèi)部有著極其龐大復(fù)雜的DNA序列,這個DNA序列記錄著人體的所有信息。在受精卵生成胚胎階段,其中的某一段序列指導(dǎo)胚胎的這一坨(也就是這一堆蛋白質(zhì)分子)成為未來的手,另一端序列指導(dǎo)胚胎的另一堆蛋白質(zhì)分子成為未來的胳膊。那么同樣,在FPGA中也會有等價于生物化學(xué)有機體中的DNA,就是bit_stream。bit_stream和DNA完全類似,就是一段序列,指導(dǎo)著若干CLB合成某一個執(zhí)行具體功能的模塊。

在有機體中還有脂肪的存在,脂肪的一大作用就是存儲能量,在FPGA中負(fù)責(zé)存儲的是BRAM,不同的是脂肪儲存的是能量,BRAM儲存的是數(shù)據(jù)。

FPGA中還有一個很重要的東西叫做DSP,即數(shù)字信號處理器,在人的大腦里面有一片腦回溝區(qū)域?qū)iT負(fù)責(zé)數(shù)學(xué)運算,兩者可以做一個類比。

生物體中還有一個十分重要的器官叫心臟,而FPGA中有一個東西叫時鐘,心臟控制脈搏,時鐘則負(fù)責(zé)整個系統(tǒng)的工作頻率。有了心臟,人類才得以正常活動,有了時鐘,系統(tǒng)才得以有條不紊的運行。

在FPGA的設(shè)計當(dāng)中編寫的RTL代碼,通過軟件工具可以生成人類看不懂的bit_stream,也就是說工程師每天的工作都是在編寫FPGA的DNA,在生物學(xué)領(lǐng)域,我相信大多數(shù)的科學(xué)家畢生都在做著解讀‘人類天書’DNA的工作吧。這樣一一類比下來感覺FPGA的開發(fā)就像是在造人一樣,頓時感覺代碼都不枯燥了。

首款 FPGA,即賽靈思 XC2064,只包含 64 個邏輯模塊,每個模塊含有兩個 3 輸入查找表 (LUT) 和一個寄存器。按照現(xiàn)在的計算,該器件有 64 個邏輯單元——不足 1000 個邏輯門。盡管容量很小,XC2064 晶片的尺寸卻非常大,比當(dāng)時的微處理器還要大;而且采用 2.5 微米工藝技術(shù)勉強能制造出這種器件。但隨著IC制造工藝的發(fā)展,F(xiàn)PGA也迅速發(fā)展,資源爆炸式增長,ZYNQ系列的Z-7100的邏輯單元已經(jīng)到了444k。

與FPGA同為PLD的還有CPLD,CPLD(Complex Programmable Logic Device),復(fù)雜可編程邏輯器件。CPLD由可編程邏輯的功能圍繞一個可編程互連矩陣構(gòu)成,由固定長度的金屬線實現(xiàn)邏輯單元之間的互連,并增加了I/O控制模塊的數(shù)量和功能。

CPLD的基本結(jié)構(gòu)可看成由可編程邏輯陣列(LAB),可編程I/O控制模塊和可編程內(nèi)部連線(PIA)等三部分組成。

可編程邏輯陣列(LAB):由若干個可編程邏輯宏單元(Logic Macro Cell,LMC)組成,LMC主要包括與陣列、或陣列、可編程觸發(fā)器和多路選擇器等電路,能獨立地配置為時序或組合工作方式。

FPGA由可編程邏輯塊(CLB),輸入/輸出模塊(IOB)及可編程互連資源(PIR)等三種可編程電路和一個SRAM結(jié)構(gòu)的配置存儲單元組成。CLB是實現(xiàn)邏輯功能的基本單元,他們通常規(guī)則排列成一個陣列,散布于整個芯片中??删幊梯斎?輸出模塊(IOB)主要完成芯片上的邏輯與外部引腳的接口,它通常排列在芯片的四周??删幊袒ミB資源(PIR)包括各種長度的連線線段和一些可編程鏈接開關(guān),他們將各個CLB之間或CLB與IOB之間以及IOB之間連接起來,構(gòu)成特定功能的電路。

CLB主要由邏輯函數(shù)發(fā)生器,觸發(fā)器,數(shù)據(jù)選擇器等電路組成。邏輯函數(shù)發(fā)生器主要由查找表(Look Up Table)構(gòu)成。

查找表LUT實質(zhì)上是一個RAM,當(dāng)用戶描述了一個邏輯電路后,軟件會計算所有可能的結(jié)果,并寫入RAM。每一個信號進(jìn)行邏輯運算,就等于輸入一個地址進(jìn)行查表,找出地址對應(yīng)的內(nèi)容,輸出結(jié)果。這樣也大大加快了FPGA的運算速度。

FPGA和CPLD的區(qū)別主要有以下幾點:

810290f0-82f4-11eb-8b86-12bb97331649.jpg

(1) FPGA采用SRAM進(jìn)行功能配置,可重復(fù)編程,但系統(tǒng)掉電后,SRAM中的數(shù)據(jù)丟失,因此,需要在FPGA外加EPROM,將配置數(shù)據(jù)寫入其中,系統(tǒng)每次上電自動將數(shù)據(jù)引入SRAM中。CPLD器件一般采用EEPROM存儲技術(shù),可重復(fù)編程,并且系統(tǒng)掉電后,EEPROM中的數(shù)據(jù)不會丟失,適用于數(shù)據(jù)的保密。

(2)FPGA器件含有豐富的觸發(fā)器資源,易于實現(xiàn)時序邏輯,如果要求實現(xiàn)較復(fù)雜的組合電路,則需要幾個CLB結(jié)合起來實現(xiàn)。CPLD的與或陣列結(jié)構(gòu),更適用于實現(xiàn)大規(guī)模組合功能,但觸發(fā)器資源相對較少。

(3)FPGA是細(xì)顆粒度結(jié)構(gòu),CPLD是粗粒度結(jié)構(gòu)。FPGA內(nèi)部有豐富連線資源,CLB分塊較小,芯片利用率高。CPLD宏單元的與或陣列較大,通常不能完全被應(yīng)用,且宏單元之間的主要通過高速數(shù)據(jù)通道連接,其容量有限,限制了器件的靈活布線,因此,CPLD利用率較FPGA器件低。

(4)FPGA為非連續(xù)式布線,CPLD為連續(xù)式布線。FPGA器件每次編程時實現(xiàn)的邏輯功能一樣,但走的路線不同,因此延時不易控制,即時序延遲不可預(yù)測。CPLD每次布線路徑一樣,消除了分段式互連結(jié)構(gòu)在定時上的差異,并在邏輯單元之間提供快速且具有固定延時的通路,CPLD的延時小,且時序延遲可預(yù)測。CPLD比FPGA可工作在更高的頻率。

所以FPGA是什么?

Itcan beanything you want!

原文標(biāo)題:FPGA掃盲文

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1643

    文章

    21946

    瀏覽量

    613606
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1795

    瀏覽量

    132092

原文標(biāo)題:FPGA掃盲文

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    ?廿載電磁鑄輝煌,而今破浪再啟航 | 賽盛集團20周年慶典 技術(shù)直播圓滿落幕!

    2025年4月26日,賽盛集團迎來成立20周年的高光時刻。以“廿載電磁鑄輝煌,而今破浪再啟航”為主題,一場融合技術(shù)分享、未來展望與溫情慶典的直播盛會盛大開啟!線上線下同步聯(lián)動,集團全員、行業(yè)伙伴
    的頭像 發(fā)表于 04-30 18:22 ?191次閱讀
    ?廿載電磁鑄<b class='flag-5'>輝煌</b>,而今破浪再啟航 | 賽盛集團20周年慶典 技術(shù)直播圓滿落幕!

    國產(chǎn)FPGA往事

    首先,這篇文章的后半部分,會有一個廣告:我去年和紫光同創(chuàng)原廠的技術(shù)專家寫了一本書——《國產(chǎn)FPGA權(quán)威開發(fā)指南》,我想送一些書給到熟悉的、曾經(jīng)熟悉的、或者還未熟悉的FPGA開發(fā)者同行,請各位開發(fā)者
    的頭像 發(fā)表于 04-14 09:53 ?138次閱讀
    國產(chǎn)<b class='flag-5'>FPGA</b>往事

    模擬IC設(shè)計中Spectre和HSPICE仿真工具的起源、差別和優(yōu)劣勢

    本文詳細(xì)介紹了在模擬集成電路的設(shè)計與仿真領(lǐng)域中Spectre和HSPICE兩款仿真工具的起源、差別和優(yōu)劣勢。 在模擬集成電路的設(shè)計與仿真領(lǐng)域,Spectre和HSPICE是兩款具有廣泛應(yīng)用的仿真工具
    的頭像 發(fā)表于 01-03 13:43 ?1148次閱讀

    大多數(shù)FPGA的程序存儲器(FLASH)為什么都放在外面呢?FPGA的主要應(yīng)用

    FPGA的主要應(yīng)用:? FPGA由于其較高的價格和成本,決定了FPGA不能像單片機那樣被廣泛的使用,FPGA的針對于高端處理市場(類如:手機處理器,平板,工業(yè)控制系統(tǒng))或許你會有些疑問
    的頭像 發(fā)表于 12-24 11:04 ?1033次閱讀
    大多數(shù)<b class='flag-5'>FPGA</b>的程序存儲器(FLASH)為什么都放在外面呢?<b class='flag-5'>FPGA</b>的主要應(yīng)用

    FPGA與ASIC的區(qū)別 FPGA性能優(yōu)化技巧

    FPGA與ASIC的區(qū)別 FPGA(現(xiàn)場可編程門陣列)和ASIC(專用集成電路)是兩種不同的集成電路技術(shù),它們在多個方面存在顯著的區(qū)別: FPGA ASIC 基本定義 由通用的邏輯單元組成,可以通過
    的頭像 發(fā)表于 12-02 09:51 ?842次閱讀

    玩轉(zhuǎn)FPGA必備的基礎(chǔ)知識

    FPGA已成為現(xiàn)今的技術(shù)熱點之一,無論學(xué)生還是工程師都希望跨進(jìn)FPGA的大門。那么我們要玩轉(zhuǎn)FPGA必須具備哪些基礎(chǔ)知識呢?下面我們慢慢道來。 (一) 要了解什么是FPGA 既 然要玩
    的頭像 發(fā)表于 11-28 10:24 ?706次閱讀

    FPGA復(fù)位的8種技巧

    FPGA 設(shè)計中,復(fù)位起到的是同步信號的作用,能夠?qū)⑺械拇鎯υO(shè)置成已知狀態(tài)。在數(shù)字電路設(shè)計中,設(shè)計人員一般把全局復(fù)位作為一個外部引腳來實現(xiàn),在加電的時候初始化設(shè)計。全局復(fù)位引腳與任何
    的頭像 發(fā)表于 11-16 10:18 ?977次閱讀
    <b class='flag-5'>FPGA</b>復(fù)位的8種技巧

    Achronix Speedcore eFPGA的特性和功能

    Speedcore嵌入式FPGA(embedded FPGA,eFPGA)知識產(chǎn)權(quán)(IP)產(chǎn)品是Achronix公司于2016年推出的顛覆性技術(shù),并于當(dāng)年開始向最終客戶交付,目前出貨量已經(jīng)超過2500萬。
    的頭像 發(fā)表于 11-15 14:28 ?863次閱讀
    Achronix Speedcore e<b class='flag-5'>FPGA</b>的特性和功能

    FPGA基礎(chǔ)知識及設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具

    本文將首先介紹FPGA的基礎(chǔ)知識,包括FPGA的工作原理以及為什么要使用FPGA等,然后討論設(shè)計和執(zhí)行FPGA應(yīng)用所需的工具。
    的頭像 發(fā)表于 11-11 11:29 ?1618次閱讀
    <b class='flag-5'>FPGA</b>基礎(chǔ)知識及設(shè)計和執(zhí)行<b class='flag-5'>FPGA</b>應(yīng)用所需的工具

    詳解FPGA的基本結(jié)構(gòu)

    ZYNQ PL 部分等價于 Xilinx 7 系列 FPGA,因此我們將首先介紹 FPGA 的架構(gòu)。簡化的 FPGA 基本結(jié)構(gòu)由 6 部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線資源、底層
    的頭像 發(fā)表于 10-25 16:50 ?2931次閱讀
    詳解<b class='flag-5'>FPGA</b>的基本結(jié)構(gòu)

    FPGA與ASIC的優(yōu)缺點比較

    FPGA(現(xiàn)場可編程門陣列)與ASIC(專用集成電路)是兩種不同的硬件實現(xiàn)方式,各自具有獨特的優(yōu)缺點。以下是對兩者優(yōu)缺點的比較: FPGA的優(yōu)點 可編程性強 :FPGA具有高度的可編程性,可以靈活
    的頭像 發(fā)表于 10-25 09:24 ?1485次閱讀

    點焊機的起源和發(fā)展

    與制造的大規(guī)模化奠定了堅實的基礎(chǔ)。這不僅是技術(shù)進(jìn)步的體現(xiàn),更凝聚了人類智慧與創(chuàng)造力的結(jié)晶,標(biāo)志著焊接行業(yè)向自動化、智能化方向邁進(jìn)。以下是點焊機的起源和發(fā)展歷程的詳細(xì)梳理。
    的頭像 發(fā)表于 09-12 15:16 ?920次閱讀
    點焊機的<b class='flag-5'>起源</b>和發(fā)展

    防水帝國的綠色創(chuàng)新之路,太city了!

    【古瑞瓦特光伏逆變器】防水帝國的綠色創(chuàng)新之路,太city了! 東方雨虹,這艘在防水領(lǐng)域乘風(fēng)破浪的巨輪,自北京奧運防水項目起航,至中國基建大潮時期逆流而上,其憑借其敏銳的市場洞察和卓越的技術(shù)革新,成就
    的頭像 發(fā)表于 07-25 16:18 ?347次閱讀

    基于FPGA的CCD工業(yè)相機系統(tǒng)設(shè)計

    基于FPGA的CCD工業(yè)相機系統(tǒng)設(shè)計是一個綜合性的項目,它結(jié)合了硬件電路設(shè)計、FPGA編程以及圖像處理技術(shù)。以下是一個詳細(xì)的系統(tǒng)設(shè)計方案,包括設(shè)計概述、硬件架構(gòu)、FPGA編程要點以及部分關(guān)鍵代碼示例。
    的頭像 發(fā)表于 07-17 11:24 ?1913次閱讀

    FPGA時序課件下載

    方便FPGA愛好者學(xué)習(xí)
    發(fā)表于 07-12 11:45 ?3次下載