女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

上拉電阻也可以提升高電平的電壓閾值

GReq_mcu168 ? 來源:玩轉單片機 ? 作者:玩轉單片機 ? 2021-01-20 17:14 ? 次閱讀

除了前一節討論的拉電阻基本使用方法外,上拉電阻也可以提升高電平的電壓閾值,以便于前后級信號相匹配,比如,TTL邏輯電平驅動CMOS邏輯電平時,我們通常會添加一個上拉電阻R1,如下圖所示:

2285e9b8-4e57-11eb-8b86-12bb97331649.jpg

But Why? 我們先來看看TTL電平標準圖與CMOS電平標準圖,如下圖所示:

22a67c28-4e57-11eb-8b86-12bb97331649.jpg

可以看到,TTL邏輯輸出的低電平最大值VOLMAX(0.4V)小于CMOS邏輯輸入低電平最大值VILMAX(0.3×VCC=1.5V),因此,TTL低電平驅動CMOS邏輯是完全沒有問題的,但是TTL邏輯輸出的高電平最小值VOHMIN(2.4V)卻低于CMOS邏輯輸入高電平的最小值VIHMIN(0.7×VCC=3.5V),換言之,CMOS邏輯可能不能夠識別TTL邏輯高電平(注意“可能”這兩個字)。

那為什么添加上拉電阻后就能夠使TTL邏輯可靠驅動CMOS邏輯呢?我們看看TTL邏輯電路的輸出結構,如下圖的所示:(下圖來自TI公司六反相器7404數據手冊)

22e62774-4e57-11eb-8b86-12bb97331649.jpg

事實上,所有TTL邏輯輸出結構都是一致的,如下圖所示2輸入與門:(下圖來自TI公司四個兩輸入與門7408數據手冊)。

233050ec-4e57-11eb-8b86-12bb97331649.jpg

如下圖所示2輸入或門:(下圖來自TI公司四個兩輸入或門7432數據手冊)。

235cb75e-4e57-11eb-8b86-12bb97331649.jpg

其它TTL邏輯輸出結構也是類似的,此處不再贅述。TTL邏輯輸出為高電平時內部狀態如下圖所示:

23accf28-4e57-11eb-8b86-12bb97331649.jpg

按照TTL電平標準,輸出高電平VOH至少2.4V(VOHMIN=2.4V),換言之,這個輸出電壓也可能高于或低于CMOS高電平輸入識別閾值最小值3.5V(不可靠),而添加上拉電阻后的TTL邏輯電路狀態如下圖所示:

23e3ff0c-4e57-11eb-8b86-12bb97331649.jpg

由于上拉電阻R4的存在,使得三極管Q3與二極管D2都處于截止狀態,因此輸出電平被上拉至5V高電平,妥妥地超過了CMOS邏輯高電平判斷閾值的最小值( 3.5V),這樣CMOS邏輯電路就能夠可靠地進行高電平判斷。

但是,反過來CMOS邏輯電平能夠可靠地驅動TTL邏輯電平,讀者可自行對照兩者的邏輯電平標準圖就真相大白了。

上拉電阻也可以提升單片機引腳的高電平驅動能力。前面我們已經介紹過,任何單片機的IO引腳的驅動電流都是有限的(比如,STM32單片機引腳的驅動能力為25mA),如下圖所示:

241415c0-4e57-11eb-8b86-12bb97331649.jpg

3.3V單片機IO引腳最大可以驅動約132歐姆的電阻(負載),如果驅動的電阻小于132歐姆,輸出高電平“H”就因電流驅動能力不足而使得輸出電壓下降,這時我們可以添加一個上拉電阻,如下圖所示:

246062d6-4e57-11eb-8b86-12bb97331649.jpg

100歐姆負載需要約33mA的驅動電流,但單片機IO引腳只有25mA可以提供,額外的8mA將由3.3V直流電源通過上拉電阻R1提供。

在高速數字設計電路中,信號的傳輸路徑可用傳輸線來表征,一般差分傳輸線阻抗約100歐姆左右,單端傳輸線的阻抗約為50歐姆左右,如果接收端的輸入阻抗與傳輸線阻抗不匹配(匹配就是相等的意思),則會引起信號反射,如下圖所示:

249bd9ec-4e57-11eb-8b86-12bb97331649.jpg

事實上,大多數接收端的輸入阻抗遠大于傳輸線阻抗,將傳輸線出來的信號直接與接收端對接必定將產生反射,從而引起信號完整性(Signal Integrity, SI)問題,因此,我們通常都會使用各種端接手段進行阻抗的匹配,添加下拉電阻就是其中一個手段,如下圖所示:

26bb54f0-4e57-11eb-8b86-12bb97331649.jpg

也可以使用上下拉電阻配合的方式進行阻抗的匹配(遠端戴維南端接),如下圖所示:

26fda512-4e57-11eb-8b86-12bb97331649.jpg

如果讀者有過DDRII SDRAM的應用經驗,會發現其中有一個VTT電壓,如下圖所示:

273b8a26-4e57-11eb-8b86-12bb97331649.jpg

VTT就是端接電壓(termination voltage),它通常是VDDQ的一半。差分傳輸線的端接原理也是相似的,至于更多細節方面可參考系列文章《高速數字邏輯電平標準之SSTL》及《高速PCB設計之端接》,此處不再贅述。

我們在說某個電阻是上拉電阻或下拉電阻的時候,它其實還同時有限制電流的能力,只不過在使用拉電阻過程中,上拉或下拉的功能占主導地位,也因此而得名,你可以把端接電阻稱為上拉電阻或下拉電阻,但你總不會稱其為限流電阻吧?


責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • CMOS
    +關注

    關注

    58

    文章

    5982

    瀏覽量

    238043
  • 下拉電阻
    +關注

    關注

    4

    文章

    152

    瀏覽量

    20805
  • 邏輯電平
    +關注

    關注

    0

    文章

    184

    瀏覽量

    14691

原文標題:上/下拉電阻

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    電路設計基礎:電阻、下拉電阻分析

    高電平VCC相接,使其電壓在空閑狀態保持在VCC電平,此時電阻被稱為
    的頭像 發表于 05-22 11:45 ?167次閱讀
    電路設計基礎:<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>、下拉<b class='flag-5'>電阻</b>分析

    電阻的工作原理詳解

    代表了二進制中的 1 和 0。在實際電路里,高電平和低電平是通過電壓范圍來定義的,例如,在一些數字電路中,將高于 2V 的電壓定義為高電平
    的頭像 發表于 02-05 17:40 ?653次閱讀

    電阻阻值怎么選擇

    在電子電路設計中,電阻是一種常用的元件,它的阻值選擇至關重要,需要綜合考慮多個因素來確定合適的阻值。 一、功耗因素 功耗是選擇
    的頭像 發表于 02-05 17:25 ?571次閱讀

    TTL電平高電平信號的轉換

    在電子工程領域,信號電平的轉換是一個常見的需求,尤其是在不同技術標準之間。TTL(晶體管-晶體管邏輯)電平高電平信號是兩種不同的電平標準,它們在
    的頭像 發表于 01-16 10:28 ?743次閱讀

    I2C總線上電阻阻值如何確定?

    導讀I2C總線在產品設計中被廣泛應用,盡管其結構簡單,但經常發生電阻設計不合理的問題。本文將對I2C
    的頭像 發表于 12-27 11:34 ?1641次閱讀
    I2C總線上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>阻值如何確定?

    I2C總線為什么要接上電阻

    輸出。 為什么要接上電阻? 接上電阻是因為I2C通信需要輸出高電平的能力。一般開漏輸出無法輸出高電平
    的頭像 發表于 11-20 10:07 ?986次閱讀
    I2C總線為什么要接上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>

    高電平輸入和低電平輸入是什么意思

    在現代電子系統中,數字電路扮演著至關重要的角色。這些電路處理的是二進制信號,即由邏輯“1”和邏輯“0”組成的信號。這些邏輯狀態通常通過電壓水平來表示,其中高電平代表邏輯“1”,低電平代表邏輯“0
    的頭像 發表于 10-17 14:56 ?6731次閱讀

    rca輸出是低電平還是高電平

    (黃色插頭)。這些連接器通常用于連接家庭影院系統、音響設備、游戲機和其他多媒體設備。 關于RCA輸出是低電平還是高電平,這實際是一個關于信號電平的問題。在電子學中,
    的頭像 發表于 10-17 11:01 ?2042次閱讀

    電阻和下拉電阻有什么區別?#硬件工程師 #電路設計 #揚興科技

    電阻
    揚興科技
    發布于 :2024年09月26日 16:41:20

    芯片引腳懸空是高電平還是低電平

    受到周圍電路環境和噪聲的影響,表現出隨機性。在一些情況下,引腳懸空可能會被視為高電平或低電平,但這并不是絕對的,而是取決于具體的電路設計和環境。 其次,對于某些芯片來說,其內部可能集成了
    的頭像 發表于 08-28 09:55 ?4218次閱讀

    電路設計基礎:電阻、下拉電阻分析

    固定的高電平VCC相接,使其電壓在空閑狀態保持在VCC電平,此時電阻被稱為
    發表于 08-22 13:59

    用LM2901D作為電壓比較器,不用上電阻,芯片的out能輸出高電平嗎?

    用LM2901D作為電壓比較器,我不用上電阻,芯片的out能輸出高電平嗎?
    發表于 08-19 08:03

    INA226AA0、A1引腳作為選址引腳在你們demo中同時接了電阻高電平和下拉電阻到地是為什么?

    您好,請問INA226AA0、A1引腳作為選址引腳在你們demo中同時接了電阻高電平和下拉電阻
    發表于 08-06 07:17

    高電平和低電平輸入有什么區別

    Level)通常指電壓高于某個閾值電平狀態,而低電平(Low Level)則指電壓低于該閾值
    的頭像 發表于 07-23 11:25 ?8950次閱讀

    求助,關于GPIO4和GPIO5電阻問題求解

    無上,其他的 GPIO 口均有。 由于是內部配置,所以如需下拉,需外部加下拉方式或者加一個三級管的反相電路。 PS: GPIO不
    發表于 07-19 14:06