女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DFX設(shè)計中的幾個問題及其解決方案

FPGA技術(shù)驛站 ? 來源:Lauren的FPGA ? 作者:Lauren的FPGA ? 2020-12-17 09:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

問題1:對于DFX(Dynamic FunctioneXchange)設(shè)計,如果出現(xiàn)如下Error信息,該如何解決?

ERROR:[DRC HDPR-6]Logic illegally placed:Cell 'scl_OBUF_inst' is placed at site 'IOB_X0Y47' which belongs toreconfigurable Pblock 'pb_app'. This cell is not part of the reconfigurablelogic assigned to this Pblock, and should not be placed at this site [Solution] 可以按照下面的方法,兩步即可解決。

1.對于每個RM,如果其輸入/輸出引腳最終要被分配到某個FPGA管腳上,在代碼中手工實例化IOBUF,然后選擇OOC綜合方式

2.在頂層設(shè)計中,使相應(yīng)的輸入/輸出引腳不要再插入IOBUF,在xdc中添加下面的約束。 set_propertyIO_BUFFER_TYPE NONE [get_ports ] 如果不能在xdc中添加,可以在頂層代碼里添加。 (*io_buffer_type = "none" *) input in1;

問題2:如何在RM(ReconfigurableModule)中使用ILA或VIO?

[Solution]目前在RM中使用ILA或VIO只能通過HDL代碼實例化的方式,暫不支持網(wǎng)表插入ILA的方式。采用HDL代碼實例化的方式還有一個問題就是如何使得RM中的ILA和Debug Hub相連。此時要通過如下方式解決。 首先在靜態(tài)區(qū),要按如下方式預(yù)留12個端口Verilog版本:

96964d52-359d-11eb-a64d-12bb97331649.png


VHDL版本:

96e3cc1c-359d-11eb-a64d-12bb97331649.png


這里需要注意,使用VHDL時,在端口映射時要使用open,以保證端口初始值為0,若為1,則無法與Debug Hub相連。在RM的頂層RTL代碼中也預(yù)留這12個端口。最終這12個端口都會與Debug Hub相連。在綜合階段,Debug Hub可以被自動創(chuàng)建(此時為黑盒子),靜態(tài)區(qū)和RM都會有自己的Debug Hub。

問題3:哪個版本的ISE或Vivado可以支持Partial Reconfiguration?
[Solution]目前,PartialReconfiguration已經(jīng)更名為Dynamic Function eXchange,簡稱為DFX。對于ISE,從12.x開始支持PR,對于Vivado,從2013.x開始支持PR。


問題4:PR支持哪些配置方式?
[Solution]PR可支持JTAG、SelectMAP、BPI、SPI和ICAP五種配置方式。 Tcl之$$a 80%的概率...... DSP58來了 AI Engine到底是什么?

責(zé)任編輯:xj

原文標(biāo)題:DFX設(shè)計中可能遇到的幾個問題及解決方法

文章出處:【微信公眾號:Lauren的FPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1646

    文章

    22069

    瀏覽量

    619611
  • DFx
    DFx
    +關(guān)注

    關(guān)注

    0

    文章

    35

    瀏覽量

    10884

原文標(biāo)題:DFX設(shè)計中可能遇到的幾個問題及解決方法

文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    在Psoc4100S Datasheet關(guān)于flash操作有幾個問題求解

    你好! 在Psoc4100S Datasheet 關(guān)于flash操作有幾個問題:1. Tbulkerase時間是全片擦除的時間么?2.Tdevprog 的7秒,是如何計算的? 3. 64KB產(chǎn)品,最快的燒寫速度是否有限制?手冊上只寫出了最大時間。
    發(fā)表于 07-29 12:22

    對 XMC4xxx 控制器的 svd 文件(外圍接口庫)有幾個問題求解

    我對 XMC4xxx 控制器的 svd 文件(外圍接口庫)有幾個問題: 1. 英飛凌的 *.svd 文件的官方來源是什么? 2. 那么:最新/當(dāng)前的 xmc4700.svd 文件版本是什么? 提問
    發(fā)表于 07-21 06:37

    使用CYW20820實現(xiàn)低功耗程序遇到的幾個問題求解

    你好,我正在使用CYW20820實現(xiàn)低功耗程序。我有幾個問題。 1.我在原理圖上看到一個 DEV_WAKE 引腳。它可以作為設(shè)備的睡眠引腳或者喚醒引腳嗎?我可以直接連接按鈕嗎? 2.如果需要配置
    發(fā)表于 06-26 07:48

    關(guān)于DLPDLCR230NPEVM與樹莓派4B的幾個問題求解

    有關(guān)于DLPDLCR230NPEVM與樹莓派4B的以下幾個問題,望大佬解答: 1、如何用DLP投影出樹莓派4B的桌面,按照官方提供的步驟一直有問題 2、如何利用DLP顯示自定義的圖片(可以將將圖片存在樹莓派,然后將圖片通過上述1的方法將自定義圖片顯示出來嘛)?
    發(fā)表于 02-18 07:06

    關(guān)于DS90UB925Q的幾個問題求解

    TI的各位專家,你們好 請教一下,關(guān)于DS90UB925Q的幾個問題: 1.此芯片在輸入端,如果輸入的是隔行信號,能否在經(jīng)過LVDS傳輸之后,通過926Q進(jìn)行解碼輸出時,保證信號質(zhì)量以及完整性
    發(fā)表于 02-07 08:10

    AN-354: 應(yīng)用工程師問答——1幾個問題

    電子發(fā)燒友網(wǎng)站提供《AN-354: 應(yīng)用工程師問答——1幾個問題.pdf》資料免費下載
    發(fā)表于 01-13 15:43 ?0次下載
    AN-354: 應(yīng)用工程師問答——1<b class='flag-5'>幾個問題</b>

    使用ADS1258有幾個問題求解

    最近使用的ADS1258有幾個問題想得到幫助。 1、手冊上沒有表示出芯片上面的后面一串?dāng)?shù)字的含義,如ADS1258 TI 13ZCGG7 ;ADS1258 TI 7CZCFL7;因為前面的能用
    發(fā)表于 01-03 08:31

    用ad1246采集數(shù)據(jù),參考電壓2.5V有幾個問題請教

    現(xiàn)用ad1246采集數(shù)據(jù),參考電壓2.5V,有幾個問題請教。 使用時需要對ad進(jìn)行標(biāo)定嗎?是不是發(fā)送幾個命令就行了,最后AD輸出的結(jié)果就是最終的二進(jìn)制數(shù)據(jù)(對應(yīng)下圖的Final output
    發(fā)表于 12-26 07:13

    使用ADS5403遇到的幾個問題求解

    您好, 我正在嘗試 使用 ADC ADS5403 ,最簡單的辦法就是參照評估板,有幾個問題想請教一下 1、如評估板原理圖所示,前端電路采用了雙巴倫的結(jié)構(gòu),我查了一些資料,兩個1:1的雙巴倫有
    發(fā)表于 11-15 06:35

    求助,關(guān)于LMK5B12204調(diào)試I2C過程遇到的幾個問題求解

    目前在調(diào)試I2C過程遇到如下幾個問題: 1)如果HW_SW_CTRL配置成1時(ROM+I2C模式),一次只讀取0x0C寄存器的值發(fā)現(xiàn)值是0x1b,如果讀取兩個或者兩個以上的寄存器值就發(fā)生錯誤
    發(fā)表于 11-13 06:03

    關(guān)于TDA3116D2的幾個問題求解答

    有以下幾個問題,請教一下: 1、在音樂暫停的時候,工作電流在500~600ma,這個正常嗎? 2、供電12V,輸入1K信號,只接上一個4歐的水泥電阻,用示波器觀察,在沒有失真的情況下,電流只有
    發(fā)表于 10-30 06:29

    有關(guān)TAS5630B的模擬地和地的幾個問題求解

    您好,在此有關(guān)TAS5630B的模擬地和地有幾個問題向您請教一下。 1、AGND和GND之間需要接電容或者電感嗎? 2、官方給的資料里,引腳AGND和引腳GND是直接連接在一起的,那還有什么區(qū)別
    發(fā)表于 10-18 08:20

    求助,關(guān)于D類功放的幾個問題求解

    本人做的是關(guān)于水聲通信方面的研究,在硬件設(shè)計上需要用到功放,對功放效率有一定要求,所以想選用D類的 由于對功放了解不深,所以有幾個問題想請教一下: 1、水聲通信的信號頻率比普通音頻要高一些,經(jīng)常
    發(fā)表于 10-15 06:38

    BCM的開關(guān)檢測:集成MSDI解決方案與半分立解決方案

    電子發(fā)燒友網(wǎng)站提供《BCM的開關(guān)檢測:集成MSDI解決方案與半分立解決方案.pdf》資料免費下載
    發(fā)表于 09-20 09:08 ?1次下載
    BCM<b class='flag-5'>中</b>的開關(guān)檢測:集成MSDI<b class='flag-5'>解決方案</b>與半分立<b class='flag-5'>解決方案</b>

    使用LM48901數(shù)字芯片遇到的幾個問題求解

    關(guān)于LM48901 我想咨詢以下幾個問題,謝謝! 1:在芯片啟動時,芯片的I2C設(shè)備是為主機吧? 2:(邏輯分析儀測試)在芯片啟動時候,芯片I2C為主機,外部沒有接E2ROM芯片,它會發(fā)送出【地址
    發(fā)表于 08-30 06:59