女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺談帶有異步抽取濾波器的音頻模數轉換

電子設計 ? 來源:eeweb ? 作者:Cirrus Logic ? 2021-06-04 17:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本應用筆記將介紹帶有異步抽取濾波器音頻模數轉換。它提出了轉換過程對高頻系統時鐘的要求,并提出了這種音頻轉換的解決方案。

介紹

現代高性能 delta-sigma 模數 (A/D) 和數模 (D/A) 音頻轉換系統需要高頻系統時鐘(主時鐘)用于其轉換過程,通常超過 12 MHz .該時鐘上的抖動是這些系統性能下降的一個重要來源。在包含轉換器和基于晶體的時鐘的產品中,這通常不是問題。然而,這在網絡音頻系統中可能是一個特別難以解決的問題,錄音系統是轉換節點和網絡以采樣率或在同一時鐘域內運行。在這些系統中恢復低抖動主時鐘的最常見方法是使用鎖相環 (PLL)。PLL 電路有多種形式,各有優勢。然而,

另一種方法是創建一個系統架構,其中 A/D 和 D/A 轉換節點在獨立于網絡或系統時鐘域的本地時鐘域內運行。使用采樣率轉換器 (SRC) 可以輕松實現具有獨立時鐘域的系統,如圖 1 所示。該架構還允許轉換過程以固定采樣率運行,該采樣率始終高于網絡或接口采樣率。這種方法的基本優點是轉換過程不受接口時鐘抖動的影響,并由本地無抖動晶體振蕩器控制。

poYBAGC59ZSADN_AAADbmm8fkIA434.png

具有獨立時鐘域的音頻系統架構

CRD5381概述

CRD5381 是一種 4 通道參考設計,它結合了 CS5381 模數轉換器和 CS8421 異步采樣率轉換器,以創建本應用筆記中所述的模數轉換系統。CRD5381 本質上是一種 2 通道設計,其中已復制 2 通道模塊以創建第 3 和第 4 通道。每個 2 通道部分包括所需的模擬輸入緩沖器、CS5381 A/D 轉換器和 CS8421 異步采樣率轉換器。該參考設計還包括時鐘生成、狀態報告和所需的系統復位功能。此外,雙 CS8421 器件可以配置為 4 通道時分復用 (TDM) 接口。

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 模數轉換器
    +關注

    關注

    26

    文章

    3350

    瀏覽量

    128252
  • 模數轉換
    +關注

    關注

    1

    文章

    220

    瀏覽量

    37479
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    求助,AD7190關于Σ-Δ ADC其中的抽取濾波器的數據轉換問題求解

    可以理解為模擬量轉換過后到了抽取濾波器,抽取濾波器轉換過后的數字量進行
    發表于 09-09 06:11

    講述Δ-Σ模數轉換器數字濾波器最常用的正弦濾波器

    我在上篇博文中談到Δ-Σ模數轉換器(ADC)中常用的不同類型的數字濾波器。在這篇博文中,我會重點講述Δ-Σ模數轉換器中最常用的數字濾波器:正弦濾波器
    發表于 08-30 14:51

    Σ-Δ模數轉換器之數字濾波器類型與用途

    您有沒有想過Σ-Δ模數轉換器(ADC)如何才能在不同帶寬下獲得如此高的分辨率?秘訣就在于數字濾波器。Σ-Δ ADC之所以與其他類型的數據轉換器不同,是因為它們通常集成有數字濾波器。本系
    發表于 08-30 14:51

    CIC抽取濾波器MATLAB仿真和FPGA實現

    CIC抽取濾波器MATLAB仿真和FPGA實現(1)設計理想濾波器目標:1、濾波器在有效頻段內紋波滿足設計要求。2、抽取或內插處理后在有效頻
    發表于 08-17 08:27

    數字抽取濾波器的DSP優化設計

    摘 要:為了降低地震數據采集系統的成本和功耗,采用數字信號處理(DSP)實現-△模數轉換器中的數字抽取濾波器算法。通過采取查表法、倒序循環遍歷法以及模擬循環尋址法等優化方法,以較低工
    發表于 02-25 16:00 ?68次下載

    級聯COSINE濾波器抽取濾波中的研究

    為了解決高速抽取濾波器系統中傳統CIC濾波器旁瓣抑制不夠的問題,通過對級聯COSINE抽取濾波器和傳統CIC
    發表于 05-03 18:11 ?31次下載
    級聯COSINE<b class='flag-5'>濾波器</b>在<b class='flag-5'>抽取</b><b class='flag-5'>濾波</b>中的研究

    數字下變頻中抽取濾波器的設計及FPGA實現

    針對軟件無線電接收機數字下變頻中高速數字信號的降采樣需求,利用半帶濾波器及級聯積分梳狀濾波器,設計了一種半帶濾波器前置的多級抽取濾波器架構。
    發表于 11-17 09:01 ?6178次閱讀

    以FPGA為基礎的Σ-? 轉換抽取濾波器的設計過程詳解

    前端的調制利用過采樣的方法將量化噪聲搬移到高頻段,后端的數字抽取濾波器必須再將高頻噪聲濾除,所以數字抽取濾波器的性能在整個Σ-? ADC中
    發表于 07-18 18:31 ?5128次閱讀
    以FPGA為基礎的Σ-? <b class='flag-5'>轉換</b>中<b class='flag-5'>抽取</b><b class='flag-5'>濾波器</b>的設計過程詳解

    高頻數字抽取濾波器的設計

    設計了采樣頻率為640 MHz、過采樣率為64的高頻數字抽取濾波器。該數字抽取濾波器由CIC(Cascaded Integrator Comb)濾波
    發表于 02-21 12:08 ?2127次閱讀
    高頻數字<b class='flag-5'>抽取</b><b class='flag-5'>濾波器</b>的設計

    FPGA的FIR抽取濾波器設計詳細教程

    文介紹了FIR抽取濾波器的工作原理,重點闡述了用XC2V1000實現FIR抽取濾波器的方法,并給出了仿真波形和設計特點。
    發表于 04-19 11:34 ?2594次閱讀
    FPGA的FIR<b class='flag-5'>抽取</b><b class='flag-5'>濾波器</b>設計詳細教程

    改進型64倍降采樣數字抽取濾波器的設計與仿真分析

    ∑-△調制與數字抽取濾波器是∑-△ ADC 實現16bit 以上精度的關鍵電路模塊。∑-△調制依靠過采樣與高階閉環負反饋控制實現的噪聲整形技術,將基帶內的量化噪聲搬移到高頻段,而數
    的頭像 發表于 05-08 08:18 ?5134次閱讀
    改進型64倍降采樣數字<b class='flag-5'>抽取</b><b class='flag-5'>濾波器</b>的設計與仿真分析

    怎么樣使用FPGA設計ADC數字抽取濾波器

    針對Σ△ADC輸出端存在的高頻噪聲問題,設計了一種 Sinc數字抽取濾波器,實現了Σ-△調制輸出信號的高頻濾波。分析了Sinc濾波器的結構
    發表于 08-26 17:12 ?17次下載
    怎么樣使用FPGA設計ADC數字<b class='flag-5'>抽取</b><b class='flag-5'>濾波器</b>

    關于抽取和插值濾波器的介紹

    本白皮書介紹了有關抽取和插值濾波器的新觀點。它提供了有關這些濾波器的簡要介紹和歷史觀點,以及信號等待時間的可聽性,IIR濾波器的適用性和相位失真的可聽性。 引言和歷史觀點 早期的數字
    的頭像 發表于 05-25 11:22 ?9772次閱讀
    關于<b class='flag-5'>抽取</b>和插值<b class='flag-5'>濾波器</b>的介紹

    Σ-Δ模數轉換器 數字濾波器類型

    Σ-Δ模數轉換器 數字濾波器類型
    發表于 11-02 08:16 ?5次下載
    Σ-Δ<b class='flag-5'>模數轉換器</b> 數字<b class='flag-5'>濾波器</b>類型

    淺談濾波器

    淺談濾波器
    的頭像 發表于 11-29 16:20 ?1325次閱讀
    <b class='flag-5'>淺談</b><b class='flag-5'>濾波器</b>