女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

從綜合到PostRoute功耗的Gap有多大

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2020-10-30 04:05 ? 次閱讀

PPA, Performance, Power, Area 是衡量一顆芯片的基本指標,這三大指標中 Power 是最詭詐的,它不像 Performance 跟 Area 是可相對精確計算的,而 Power 在芯片回來之前都只能估算。至于為什么,老驢大致總結了幾點,請驢友補充:

leakage power, 不論是綜合還是 PostRoute, 計算 leakage 都是從某個固定 PVT library 中查表,然而實際芯片并不能確定地工作于某個固定的電壓值,一方面是供電電源無法保證完全沒有偏差,另一方面是 IR-drop 的影響;更不能保證工作溫度一定卡到某個攝氏度;工藝偏差在 timing 上有各種模型進行模擬,然而在 power 上并沒有。

internal power, 除了固定的 PVT 之外,toggle rate 也只是估算,通常工具只能從波形里讀取時序邏輯、blackbox 等的翻轉信息,至于組合邏輯的 toggle rate 大都是估算得到的。

Switch power, 除了無法精確得到 toggle rate 的信息之外,實際芯片的工作電壓跟工作時鐘頻率都會有偏差。

Glitch power, 目前大部分 power 分析工具可以估算邏輯 Glitch 引起的功耗,然而要計算邏輯 Glitch 必須要反標 net delay, 不論是 cell Delay 還是 net Delay 在估算時都只在某個固定的 PVT 跟 RC corner, 如此計算得到的值勢必跟實測值有差別。

其他,如 I/O, 如 package, 如 Analog, 其功耗模型有多精確?

先撇開 Silicon, 從綜合到 Postroute 功耗的差別有多大呢?找到一本 07 年的老書《Closing the Power GapBetween ASIC & Custom,Tools and Techniques for LowPower Design》通篇有理有據,除了工藝老了一點,其他都很好。取書中一張圖,涵蓋了綜合到 Postroute 的每一步。

先回顧一下功耗的三大部分 Leakage, Internal, Switch 都跟哪些因素有關?

Leakage Power: 跟工作電壓 VDD, 閾值電壓 Vth, 管子寬長比及輸入 pin 的狀態有關;

Internal Power: 跟 Arc/pin 上有效的 toggle rate, SDPD, 輸入 pin 的 transition 及輸出負載有關;

Switch power:跟工作電壓,工作時鐘頻率,Toggle rate 及輸出負載有關。

再看,從綜合到 PostRoute 在設計上發生了哪些變化?

純邏輯綜合:沒有線長的概念,沒有長線的 buffer, 沒有 clock tree, 沒有 hold buffer, clock 是 ideal 的,通常需要過約從而導致使用更大面積跟功耗的 cell,沒有 net 電容,沒有串擾信息;

物理綜合:工具相對精確的估算線長并做 buffering, 如果是 Ispatial ECF flow 可以 build clock tree, 沒有 hold buffer,clock 是 ideal 的,不需要過約,有 net 電容,沒有串擾信息;

P&R:真實的繞線,真實的 clock tree, 修過 hold, clock 是 propagated, 用 signoff 約束,有 net 電容,有串擾信息;

每一部分設計上的改變對功耗影響有多大,取決于設計特性跟工藝:

比如,對于 Port 多 Density 低的設計,會有許多長線,所以長線上的 buffer 會有許多;

比如,只有一個 clock 跟幾千個寄存器的設計和有幾千個 clock 跟幾十萬個寄存器的設計相比,clock tree 的結構長短區別會很大,clock tree 功耗占比自然也不同;

比如,.18 跟 5nm 相比,net 電容在整個設計中的比重完全不同,有沒有 net 電容對 5nm 而言至關重要;

比如,congestion 特別嚴重的設計,cell 會被推散,crosstalk 也可能更嚴重。

等等不一而足,所以在討論從綜合到 PostRoute 的功耗差異時,需要有明確的前提,需要根據不同類型的設計具體問題具體分析,只能在某個小范圍內歸納總結,很難找到一個通用法則。

最后再聊聊動態功耗優化,如果不考慮多電壓域,目前在實現端行之有效的動態功耗優化辦法無非是:clock gating, MB merge, 帶仿真波形。

而帶仿真波形的優化手段無非是 Resize,Reconnect, Buffering, Cell replace,而不論哪種方法都依賴于負載電容,在 40nm之后如果在優化時只看 pin 電容而看不到 net 電容,綜合后的結果跟 PostRoute 的結果有巨大差異的概率非常大,所以如果要帶著波形去做動態功耗優化,就請從物理綜合開始。


審核編輯 黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • GAP
    GAP
    +關注

    關注

    0

    文章

    15

    瀏覽量

    8451
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    板子功耗高的原因哪些

    功耗藍牙應用對功耗要求越低越好,功耗越低電池續航時間就越長,用戶體驗就越好。當你發現你板子功耗偏高時,建議按照如下步驟進行自檢: 確認理論功耗
    的頭像 發表于 05-12 09:19 ?135次閱讀
    板子<b class='flag-5'>功耗</b>高的原因<b class='flag-5'>有</b>哪些

    DAC3164內部的FIFO多大,需要多少個dataclk后需reset?

    你好,在看DAC3164 的datasheet 時,遇到個問題。SYNC P/N 用來resetDAC內部的FIFO。我想問的是,該DAC內部的FIFO多大,需要多少個dataclk后需reset? 謝謝~
    發表于 01-22 08:22

    ADS1258最大的SPI數據速率是可以多大

    很明白,就是ADS1258芯片作為機,最大的SPI數據速率是可以多大,芯片datasheet上面好像也沒有這方面的說明,希望能人能提供一下解答。
    發表于 01-08 07:10

    ADS1292R懸掛外部晶振512K或者2M時功耗多大

    ADS1292R懸掛外部晶振512K或者2M時功耗多大啊,另外有推薦的512K或者2M的晶振的型號嗎?我怎么找不到這些晶振
    發表于 12-27 06:53

    ADC128S102WGRQV想知道輸入阻抗具體多大

    ADC128S102WGRQV想知道輸入阻抗具體多大?多少KOhms?要計算用,謝謝!我已經看過7.3.3章節。
    發表于 12-06 08:33

    stm32低功耗設計技巧

    STM32低功耗設計是一個綜合性的工作,需要在硬件設計和軟件設計兩個層面進行綜合考慮和優化。以下是一些關鍵的STM32低功耗設計技巧: 一、硬件設計層面 選擇低
    的頭像 發表于 11-19 15:52 ?1487次閱讀

    TPA6205A1放大器在“靜態”模式下的功耗多大

    是否連接,因此在耳機插入的時候,我不能強制關閉放大器。 但是我辦法在耳機插入的時候斷開音頻信號。 我的問題是:放大器在“靜態”模式下的功耗多大——即未關閉也無輸入信號的狀態下。
    發表于 11-08 06:01

    整機是12V供電,TPA3221 +5V多大電流要求?

    TPA3221那個 +5V多大電流要求, 我整機是 12V供電的呢
    發表于 10-12 06:01

    微弱到璀璨,臺燈功耗知多少?| 合宙功耗分析儀Air9000P實測

    微弱到璀璨,臺燈功耗知多少?| 合宙功耗分析儀Air9000P實測
    的頭像 發表于 08-28 17:56 ?1282次閱讀
    <b class='flag-5'>從</b>微弱到璀璨,臺燈<b class='flag-5'>功耗</b>知多少?| 合宙<b class='flag-5'>功耗</b>分析儀Air9000P實測

    LM324及INA128的功耗多大

    這是我查看LM324的手冊上的數據,感覺不太對勁,這個功耗不符合LM324低功耗的手冊說明 另外INA128的功耗我在手冊上并沒有查找到 現在主要是想詢問LM324在12V的電壓下的芯片
    發表于 08-23 06:27

    PMG1設備在深度睡眠模式下的功耗是否很大差別?

    PMG1設備在深度睡眠模式下的功耗是否很大差別? 數據表來看,我有點困惑。 PMG1-S2 的功耗似乎要低得多,僅為 30uA。 不過,
    發表于 07-24 08:20

    請問ESP8266 GPIO的內部上拉/下拉電阻范圍多大

    ESP8266 GPIO的內部上拉/下拉電阻范圍多大
    發表于 07-08 07:16

    貼片電容的抗電強度多大

    [104貼片電容]貼片電容的抗電強度多大?抗電強度是指貼片電容兩個引出端之間連接起來的引出端與金屬外殼之間所能接受的最大電壓,有時又把抗電強度叫做絕緣耐壓。 貼片電容的抗電強度通常指的是其能夠承受
    的頭像 發表于 07-05 16:29 ?558次閱讀

    ESP32-C3在只使用藍牙的情況下,完成藍牙連接后待機功耗多大

    FAE:你好! 麻煩請教一下ESP32-C3 在只使用藍牙的情況下,完成藍牙連接后待機功耗多大?發射功耗和接收功耗一般為多少?如能收到你的
    發表于 07-01 06:48

    ESP32-S3運行人臉檢測功耗多大呢?

    ESP32-S3運行人臉檢測,功耗多大
    發表于 06-26 06:32