女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

詳談SDRAM內(nèi)存模組與差異對比

如意 ? 來源:今日頭條 ? 作者:啟芯硬件生活圈 ? 2020-09-15 15:24 ? 次閱讀

本文可以了解什么?

DDR-DDR4內(nèi)存模塊的差異以及對比;

邏輯BANK的概念與定義;

芯片的位寬的解釋。

下圖是DDR3的PHY IP Core的定義規(guī)范。

詳談SDRAM內(nèi)存模組與差異對比

DDR-DDR4的物理結(jié)構(gòu)差異

首先,我們來對比一下DDR, DDR2, DDR3 SDRAM, and DDR4 SDRAM物理結(jié)構(gòu)上的差別,如下圖所示。

下表是SDRAM-DDR4前后的電壓,時鐘,速率的對比詳圖。

SDRAM, DDR1, DDR2, DDR3以及DDR4對比表

詳談SDRAM內(nèi)存模組與差異對比

邏輯BANK與芯片位寬

我們平時看到的SDRAM都是以模組形式出現(xiàn),即便是手機或者pad中的內(nèi)存單元,一般一會是好幾顆,為什么要做成這種形式呢?要解釋這個問題,首先要接觸到兩個概念:物理Bank與芯片位寬。

1、邏輯Bank

簡單地說,SDRAM的內(nèi)部是一個存儲陣列。由于采用管道式存儲(如同排隊買票),就很難做到隨機訪問了。

陣列就如同表格一樣,將數(shù)據(jù)“填”進(jìn)去,你可以它想象成一張表格。和表格的檢索原理一樣,先指定一個行(Row),再指定一個列(Column),我們就可以準(zhǔn)確定位所需要的單元格,這就是內(nèi)存芯片尋址的基本原理。對于內(nèi)存來說,這個單元格可稱為存儲單元,那么這個表格(存儲陣列)我們就稱之為邏輯Bank(Logical Bank)。

詳談SDRAM內(nèi)存模組與差異對比

由于SDRAM的工作原理限制,單一的邏輯Bank將會造成非常嚴(yán)重的尋址沖突,大幅降低內(nèi)存效率,因此由于技術(shù)、成本等各方面原因,不可能一顆芯片只做一個全容量的邏輯Bank。所以架構(gòu)師在SDRAM內(nèi)部分割成多個L-Bank,在DDR2的標(biāo)準(zhǔn)中,邏輯Bank的數(shù)量是8個。

這樣一來,在進(jìn)行尋址時就要先確定是哪個邏輯Bank,然后再在這個選定的邏輯Bank中選擇相應(yīng)的行與列定位內(nèi)存單元進(jìn)行尋址。可見對內(nèi)存的訪問,一次只能是一個邏輯Bank工作,而每次交換的數(shù)據(jù)就是邏輯Bank存儲陣列中一個“存儲單元”的容量。

2、芯片位寬

傳統(tǒng)內(nèi)存系統(tǒng)為了保證CPU的正常工作,必須一次傳輸完CPU在一個傳輸周期內(nèi)所需要的數(shù)據(jù)。而CPU在一個傳輸周期能接受的數(shù)據(jù)容量就是CPU數(shù)據(jù)總線的位寬,單位是bit(位)。當(dāng)時控制內(nèi)存與CPU之間數(shù)據(jù)交換的芯片也因此將內(nèi)存總線的數(shù)據(jù)位寬等同于CPU數(shù)據(jù)總線的位寬,內(nèi)存的位寬需要與CPU對應(yīng),才能正常運行。

SDRAM內(nèi)存系統(tǒng)必須要組成一個物理Bank的位寬,才能使CPU正常工作,那么這個物理Bank位寬怎么得到呢?這就涉及到了內(nèi)存芯片的結(jié)構(gòu)。

每個內(nèi)存芯片也有自己的位寬,即每個傳輸周期能提供的數(shù)據(jù)量。理論上,完全可以做出一個位寬為64bit的芯片來滿足物理Bank的需要,但這對技術(shù)的要求很高,在成本和實用性方面也都處于劣勢。所以芯片的位寬一般都較小。對于臺式機市場所用的SDRAM芯片位寬最高也就是16bit,常見的則是8bit。這樣,為了組成物理Bank所需的位寬,就需要多顆芯片并聯(lián)工作。對于16bit芯片,需要4顆(4×16bit=64bit)。對于8bit芯片,則就需要8顆了。

這樣大概可以說清楚芯片位寬、芯片數(shù)量與物理Bank的關(guān)系。物理Bank其實就是一組內(nèi)存芯片的集合,這個集合的容量不限,但這個集合的總位寬必須與CPU數(shù)據(jù)位寬相符。
責(zé)編AJX

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52091

    瀏覽量

    435366
  • RAM
    RAM
    +關(guān)注

    關(guān)注

    8

    文章

    1391

    瀏覽量

    116675
  • 內(nèi)存
    +關(guān)注

    關(guān)注

    8

    文章

    3105

    瀏覽量

    74951
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    DDR SDRAMSDRAM的區(qū)別

    DDR內(nèi)存1代已經(jīng)淡出市場,直接學(xué)習(xí)DDR3 SDRAM感覺有點跳躍;如下是DDR1、DDR2以及DDR3之間的對比
    發(fā)表于 04-04 17:08 ?4683次閱讀
    DDR <b class='flag-5'>SDRAM</b>與<b class='flag-5'>SDRAM</b>的區(qū)別

    SDRAM的原理和時序

    SDRAM的原理和時序 SDRAM內(nèi)存模組與基本結(jié)構(gòu) 我們平時看到的SDRAM都是以模組形式出
    發(fā)表于 03-11 14:43 ?167次下載

    SDRAM內(nèi)存基礎(chǔ)知識

    嵌入式測試和測量挑戰(zhàn)目錄引言3-4DRAM發(fā)展趨勢 3DRAM4-6SDRAM 6-9DDR SDRAM6DDR2 SDRAM 7DDR3 SDRAM 8DDR4
    發(fā)表于 06-30 09:28 ?94次下載

    SDRAM內(nèi)存基礎(chǔ)指南

    本基礎(chǔ)指南共23頁,它全面介紹了動態(tài)隨機存取存儲器(DRAM)概念,描述了DRAM的未來發(fā)展方向,并概述了如何藉由驗證來改善內(nèi)存設(shè)計。 SDRAM 內(nèi)存系統(tǒng): 嵌入式測試和測量
    發(fā)表于 08-05 15:13 ?86次下載

    什么是SDRAM內(nèi)存

    什么是SDRAM內(nèi)存   SDRAM是“Synchronous Dynamic random access memory”的縮寫,意思是“同步動態(tài)隨機存儲器”,就是我們平時所說的“同步
    發(fā)表于 12-17 11:14 ?1000次閱讀

    什么是DDR SDRAM內(nèi)存

    什么是DDR SDRAM內(nèi)存 DDR是一種繼SDRAM后產(chǎn)生的內(nèi)存技術(shù),DDR,英文原意為“DoubleDataRate”,顧名思義,就是雙數(shù)據(jù)傳輸模式。之所以稱其為“雙”,也
    發(fā)表于 12-17 11:15 ?1977次閱讀

    SDRAM內(nèi)存

    SDRAM內(nèi)存            SDRAM是Synchronous Dynamic Random Access Memor
    發(fā)表于 12-17 16:15 ?772次閱讀

    DDR SDRAM內(nèi)存

    DDR SDRAM內(nèi)存            DDR SDRAM是Double Dat
    發(fā)表于 12-17 16:20 ?823次閱讀

    內(nèi)存模組

    內(nèi)存模組              內(nèi)存模組在此可以簡單地理解為芯片組所能支持的標(biāo)準(zhǔn)
    發(fā)表于 12-26 15:57 ?628次閱讀

    SDRAM內(nèi)存詳解

    雖然目前SDRAM內(nèi)存條價格已經(jīng)接底線,內(nèi)存開始向DDR和Rambus內(nèi)存過渡。但是由于DDR內(nèi)存是在S
    發(fā)表于 01-05 16:21 ?247次下載

    SDRAM內(nèi)存詳解資料

    SDRAM內(nèi)存詳解資料
    發(fā)表于 10-30 15:45 ?8次下載
    <b class='flag-5'>SDRAM</b><b class='flag-5'>內(nèi)存</b>詳解資料

    對比靜態(tài)SDRAM和動態(tài)SDRAM,它們的區(qū)別是什么

    接口的異步DRAM相比,可以有一個更復(fù)雜的操作模式。下面宇芯電子介紹關(guān)于靜態(tài)SDRAM和動態(tài)SDRAM的區(qū)別。 靜態(tài)記憶 假設(shè)我們要將16Mb存儲器連接到FPGA。 16Mb表示內(nèi)存可容納1600萬位(準(zhǔn)確地說是16777216
    發(fā)表于 06-24 12:01 ?1089次閱讀
    <b class='flag-5'>對比</b>靜態(tài)<b class='flag-5'>SDRAM</b>和動態(tài)<b class='flag-5'>SDRAM</b>,它們的區(qū)別是什么

    SDRAM與DDR之間的主要差異是什么

    組成。 DRAM中又以SDRAM同步動態(tài)隨機存取內(nèi)存在近幾年來最廣為使用,SDRAM最重要的就是能夠“同步”內(nèi)存與處理器(CPU)的頻率,讓SDRA
    發(fā)表于 02-22 15:35 ?3904次閱讀
    <b class='flag-5'>SDRAM</b>與DDR之間的主要<b class='flag-5'>差異</b>是什么

    DDR SDRAMSDRAM功能及結(jié)構(gòu)差異

    在計算機運算速度發(fā)展的過程中,需要提高內(nèi)存的讀寫速率,只能通過提高時鐘頻率來提高SDRAM的讀寫速率。由于溫度等因素的影響,SDRAM的內(nèi)核時鐘頻率受限,無法進(jìn)一步提升。
    發(fā)表于 04-06 09:26 ?2431次閱讀
    DDR <b class='flag-5'>SDRAM</b>和<b class='flag-5'>SDRAM</b>功能及結(jié)構(gòu)<b class='flag-5'>差異</b>

    內(nèi)存模組n/a怎么解決?

    一、內(nèi)存模組n/a問題概述 1.1 內(nèi)存模組的定義 內(nèi)存模組,又稱為RAM(Random Acc
    的頭像 發(fā)表于 10-14 10:44 ?1894次閱讀