女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCI9054的DMA傳輸過程可通過幾個步驟實現?

lhl545545 ? 來源:維庫電子市場網 ? 作者:維庫電子市場網 ? 2020-08-12 16:39 ? 次閱讀

目前衛星技術已廣泛應用于國民生產的各個方面。通訊衛星,氣象衛星以及遙感衛星,科學探測衛星等與人們的生活密切相關。衛星所收集的大量數據資料能否及時準確地下傳、接收和存儲是衛星技術的一個重要方面。其傳送過程如圖1所示。

PCI9054的DMA傳輸過程可通過幾個步驟實現?

從衛星上高速下傳的數據由地面衛星接收站轉發為基帶信號,通過光纜傳送至數據中心,速度可達上百兆波特率,要求系統正確接收,經過同步和預處理,然后存入計算機系統,供數據中心使用。其特點是:數據下傳速度高,數據量大,持續時間長,并且要求具有差錯控制功能。而本文介紹了為了滿足此要求而設計的數據接收和存儲系統。

系統設計

數據接收和存儲系統主要包括數據接收和預處理,數據傳送,數據存儲等部分。本文主要介紹CPLD,PCI總線結構,總線控制器PCI9054。其系統組成如圖2所示。

基帶串行信號由復雜可編程邏輯器件(CPLD)進行串并轉換,變為8位數據信號后根據編碼方式找到同步幀,并進行預處理,然后傳到先入先出存儲器FIFO, 在邏輯控制下將數據送入PCI總線控制器PCI9054,由9054采用DMA突發方式傳輸至內存,再存儲到RAID磁盤陣列。

采用復雜可編程邏輯器件(CPLD)可大大減少復雜的控制,通過VHDL語言即可靈活設置控制邏輯。而且隨著超大規模集成電路的發展,可編程邏輯器件的發展非常迅速,現已達到數十萬門,速度《1ns(管腳之間)。由于高速電路設計中的干擾問題非常嚴重,因此要盡可能地減少線路設計,所以采用CPLD不僅可滿足系統要求的復雜的邏輯關系,而且可大大減少布線干擾,調試和更改也非常方便,是今后邏輯控制的發展方向。在本系統中,CPLD不僅實現串并轉換和同步的功能,同時還用以實現數據進入FIFO以及由FIFO傳入PCI9054的傳輸控制邏輯,中斷邏輯以及主機對數據傳輸通道的前端控制。

在總線結構上,由于數據傳輸速度高,以往的ISA總線不能滿足要求(ISA總線最大傳輸速度5MB/S),必須采用更快的PCI總線結構。PCI總線協議是Intel公司1992年提出的,為滿足高速數據輸入/輸出要求而設計的一種低成本,高性能的局部總線協議。它是一種獨立于處理器的總線結構,具有32位或64位的復用的數據地址總線,總線上的設備可以以系統總線的速度在相互之間進行數據傳輸,或直接訪問系統內存,可以達到132MB/s的數據傳輸速率(64位則性能加倍)。采用PCI接口的設備必須滿足PCI接口規范V2.2標準。

PCI 總線結構具有非常明顯的優點,但其總線規范十分復雜,要求非常嚴格的時序關系,接口的設計難度較大。因此,為了減少PCI總線在實際應用中的復雜性,許多公司設計出了專門針對PCI總線接口的控制芯片。PCI9054就是其中比較先進的一種。PCI9054是PLX公司推出的一種33M, 32位PCI接口控制器,可同時支持3.3V和5V兩種信號環境,并且具有電源管理功能。其結構框圖如圖3所示。

PCI9054的DMA傳輸過程可通過幾個步驟實現?

它提供了三種物理總線接口:PCI總線接口,LOCAL總線接口,及串行EPROM接口。

LOCAL總線的數據寬度為32位,時鐘頻率可達到50MHZ, 并且支持數據預取功能。 9054的LOCAL總線與PCI總線之間數據傳輸有三種方式:主模式(Direct Master),從模式(Direct Slave),DMA方式。其內部具有兩個DMA數據通道,雙向數據通路上各有6個FIFO進行數據緩沖,可同時進行高速的數據接收和發送。8個32位Maibox寄存器可為雙向數據通路提供消息傳送。9054還有2個32位Doorbell寄存器,用來在PCI和Local總線上產生中斷。

PCI9054的DMA傳輸過程可通過幾個步驟實現?

用戶通過設置其內部寄存器,即可完成各種控制功能。9054內部寄存器的配置信息可以寫在一片串行EPROM中,在加電時9054自動加載串行EPROM配置信息,并由PCIBIOS通過PCI總線對配置寄存器讀寫。9054可方便地與各種存儲設備相連接,在本設計中,它與FIFO及EPROM的設計接口如圖4所示。在本系統中,數據傳輸是單方向的,因此只設計PCI9504從FIFO中讀數據的情況,只用到與讀FIFO有關的信號,如REN,RCLK等。其中的CPLD邏輯關系如下:

REN平時為高電平(無效電平),當ADS#為低(有效),BLAST為高(無效),LW/R為低(有效)時,表明9054開始了一個有效的讀數據周期,CPLD產生一個低電平信號REN(有效電平)給FIFO,同時作為Ready信號返回給9054,通知9054設備已準備就緒。此信號持續到ADS#為高(無效)且BLAST為低(有效)時,表明9054已經開始最后一個周期,此時REN信號再次變高電平(無效)。

OE信號與REN信號可同樣設置,在讀信號允許的同時使能FIFO芯片。

本設計中采用了PCI9054的DMA工作方式,在此方式下,9054作為PCI總線的主設備,同時也是Local總線的控制者,通過設置其DMA控制器內部的寄存器即可實現兩總線之間的數據傳送。表1顯示了與DMA傳輸相關的寄存器在PCI總線上的地址分配:

PCI9054的DMA傳輸過程可由以下幾個步驟實現:

1.設置方式寄存器:設置DMA通道的傳輸方式,寄存器DMAMODE0或者DMAMODE1的位9:0-表示塊傳輸,1-表示散/聚傳輸;

2.設置PCI地址寄存器:設置PCI總線側的地址空間。

3.設置LOCAL地址寄存器:設置LOCAL總線側的地址空間。

4.設置傳輸計數寄存器:以字節位單位設置傳輸數據量。

5.設置描述寄存器:設置DMA傳輸的方向;在散/聚方式下,位0表示傳輸參數的加載地址,0-PCI地址,1-Local地址; 位1表示傳輸鏈結束,0-未結束,1-結束;位2設置當前塊傳輸結束后中斷;位3指示DMA的傳輸方向,0-從PCI總線到Local總線,1-從Local總線到PCI總線;高28位[31:4]表示傳輸參數表的地址指針。

6.設置命令/狀態寄存器:啟動或停止DMA操作,并讀此寄存器返回DMA狀態 。

PCI9054的DMA傳輸過程可通過幾個步驟實現?

通過PCI9054的DMA傳輸方式,高速數據可以較容易地實現從PCI接口板上傳入計算機,不必考慮PCI總線接口的實現,從而大大簡化了設計中的復雜度,加快了設計周期。

結語

隨著數字技術的發展,要求的數據傳輸速率將會越來越高,CPLD技術和PCI總線將會越來越多地應用在數據傳輸的設計中,PCI9054總線控制器有著較高的性能/價格比,將來的應用將會更加廣泛。
責任編輯:pj

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5421

    瀏覽量

    123280
  • 接口
    +關注

    關注

    33

    文章

    8932

    瀏覽量

    153182
  • 可編程邏輯器件

    關注

    5

    文章

    145

    瀏覽量

    30566
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    傳輸DMA通道中的所有緩沖區后,DMA標志(就緒和部分)被卡住了是怎么回事?

    ,在對 FX3 固件進行編程期間和編程后沒有直接打印出錯誤信息。 但在傳輸過程中,UART 調試器顯示發送/接收的緩沖區為 0,我認為這是 DMA 自動模式的預期行為(如果不是,請指正)。 當我切換
    發表于 05-16 07:18

    QDMA Subsystem for PCI Express v5.0產品指南

    AMD QDMA Subsystem for PCI Express( PCIe )旨在利用多隊列的概念實現高性能 DMA,以搭配 PCI Express Integrated Blo
    的頭像 發表于 05-13 09:21 ?147次閱讀
    QDMA Subsystem for <b class='flag-5'>PCI</b> Express v5.0產品指南

    將DMACB寄存器中的RC位設置為1來在DMA傳輸結束時重新加載計數器,什么時候將需要重新加載的值存儲在FM3中?

    ? ——或者有其他的時間嗎? 如果是在寫入EM位的時候,那么我在一次DMA傳輸過程中如果再次寫入1(寫入已經為1的EM位),那么此時TC的值是否會被存儲為要重新加載的值呢?
    發表于 04-30 07:33

    為什么無法設置DMA傳輸大小?

    我學會了將HSADC和DMA結合起來進行數據傳輸,我嘗試修改DMA傳輸數據的大小,但一直沒有成功,傳輸的數據已經是4095了,這就是為什么,
    發表于 03-17 07:08

    STM32 SPI從機用DMA方式實現全雙工,數據在傳輸過程中就會CRC校驗失敗,為什么?

    STM32配置成從機全雙工,采用DMA方式,出現一個問題:當我把DMA方式配置成DMA_CIRCULAR后,數據在傳輸過程中就會CRC校驗失敗。 在完成上述相關配置后,在SPI初始化函
    發表于 03-11 07:09

    如何實現 HTTP 協議的安全性

    協議的安全性,可以采取以下幾種方法: 1. 使用HTTPS HTTPS(安全超文本傳輸協議)是HTTP的安全版本,它在HTTP的基礎上通過SSL/TLS協議提供了數據加密、數據完整性驗證和身份驗證。使用HTTPS可以確保數據在傳輸過程
    的頭像 發表于 12-30 09:22 ?762次閱讀

    pcie布線對信號傳輸的影響

    完整性是指信號在傳輸過程中保持其完整性的能力。在PCIe布線中,信號完整性受到以下幾個因素的影響: 1.1 傳輸線特性 PCIe布線通常使用差分對來傳輸信號,以減少噪聲和提高信號質量。
    的頭像 發表于 11-13 10:38 ?1151次閱讀

    什么是 PCI-E 圖像采集卡?

    PCI-E圖像采集卡是將模擬圖像信號轉換為數字信號并傳輸到計算機的設備,通過PCIExpress(PCIe)總線與計算機主機連接,提供高速、高帶寬的數據傳輸能力,適用于需要快速、精確的
    的頭像 發表于 11-01 15:47 ?732次閱讀
    什么是 <b class='flag-5'>PCI</b>-E 圖像采集卡?

    pcm1864evm如何讀取這個usb傳輸過來的采集信號呢?

    我看pcm1864evm的mode2可以把采集的4路數據傳輸到PC上,請問如何讀取這個usb傳輸過來的采集信號呢?有沒有SDK之類的驅動? 謝謝!
    發表于 10-29 07:31

    通過PLX PCI9080橋接芯片實現TMS320C6000擴展總線與PCI總線的接口

    電子發燒友網站提供《通過PLX PCI9080橋接芯片實現TMS320C6000擴展總線與PCI總線的接口.pdf》資料免費下載
    發表于 10-26 10:23 ?0次下載
    <b class='flag-5'>通過</b>PLX <b class='flag-5'>PCI</b>9080橋接芯片<b class='flag-5'>實現</b>TMS320C6000擴展總線與<b class='flag-5'>PCI</b>總線的接口

    F型頭的信號傳輸帶寬

    德索工程師說道信號傳輸帶寬,簡單來說,是指信號在傳輸過程中所能占用的頻率范圍。對于F型頭而言,其信號傳輸帶寬指的是在同軸電纜系統中,通過F型頭傳輸
    的頭像 發表于 09-13 15:21 ?525次閱讀
    F型頭的信號<b class='flag-5'>傳輸</b>帶寬

    簡述DMA控制器的工作過程

    DMA(Direct Memory Access)控制器的工作過程是一個復雜但高效的硬件執行過程,它實現了內存與外設之間直接的數據傳輸,顯著
    的頭像 發表于 08-20 10:35 ?2170次閱讀

    空調協議轉Modbus協議網關支持TSL/SSL加密傳輸

    客戶端與服務器之間建立一個加密的通道,對傳輸的數據進行加密和解密,從而防止數據在傳輸過程中被竊取或篡改,其工作原理包括握手階段和加密通信階段,具有以下幾個功能特點: 數據加密:確保傳輸
    的頭像 發表于 08-05 11:34 ?683次閱讀

    經驗分享 | DMA助力實時控制

    直接存儲器訪問(DMA,DirectMemoryAccess)的優點·提高系統效率:通過繞過CPU,DMA顯著減少了數據傳輸對CPU資源的占用,使得CPU能夠專注于其他計算任務,提升了
    的頭像 發表于 07-18 08:18 ?1294次閱讀
    經驗分享 | <b class='flag-5'>DMA</b>助力實時控制

    can總線的數據傳輸過程是什么

    CAN總線(Controller Area Network)是一種用于汽車和工業控制系統的通信協議。它具有高可靠性、實時性和靈活性,因此在許多領域得到了廣泛應用。本文將詳細介紹CAN總線的數據傳輸過程
    的頭像 發表于 06-16 10:18 ?3827次閱讀