女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計中防止串擾的方法有哪些

tG75_cn_maxwell ? 來源:ct ? 2019-08-19 15:10 ? 次閱讀

串擾(CrossTalk)是指PCB上不同網絡之間因較長的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用。克服串擾的主要措施有:

加大平行布線的間距,遵循3W規則。

在平行線間插入接地的隔離線。

減小布線層與地平面的距離。

3W規則

為了減少線間串擾,應保證線間距足夠大,當線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規則。如要達到98%的電場不互相干擾,可使用10W的間距。

PCB設計中防止串擾的方法有哪些

在實際PCB設計中,3W規則并不能完全滿足避免串擾的要求。

按實踐經驗,如果沒有屏蔽地線的話,印制信號線之間大于lcm以上的距離才能很好地防止串擾,因此在PCB線路布線時,就需要在噪聲源信號(如時鐘走線)與非噪聲源信號線之間,及受EFTlB、ESD等干擾的“臟“線與需要保護的“干凈”線之間,不但要強制使用3W規則,而且還要進行屏蔽地線包地處理,以防止串擾的發生。

此外,為避免PCB中出現串擾,也應該從PCB設計和布局方面來考慮,例如:

1.根據功能分類邏輯器件系列,保持總線結構被嚴格控制。

2.最小化元器件之間的物理距離。

3.高速信號線及元器件(如晶振)要遠離I/()互連接口及其他易受數據干擾及耦合影響的區域。

4.對高速線提供正確的終端。

5.避免長距離互相平行的走線布線,提供走線間足夠的間隔以最小化電感耦合。

6.相臨層(微帶或帶狀線)上的布線要互相垂直,以防止層間的電容耦合。

7.降低信號到地平面的距離間隔。

8.分割和隔離高噪聲發射源(時鐘、I/O、高速互連),不同的信號分布在不同的層中。

9.盡可能地增大信號線間的距離,這可以有效地減少容性串擾。

10.降低引線電感,避免電路使用具有非常高阻抗的負載和非常低阻抗的負載,盡量使模擬電路負載阻抗穩定在loQ~lokQ之間。因為高阻抗的負載將增加容性串擾,在使用非常高阻抗負載的時候,由于工作電壓較高,導致容性串擾增大,而在使用非常低阻抗負載的時候,由于工作電流很大,感性串擾將增加。

11.將高速周期信號布置在PCB酌內層。

12.使用阻抗匹配技術,以保BT證信號完整性,防止過沖。

13.注意對具有快速上升沿(tr≤3ns)的信號,進行包地等防串擾處理,將一些受EFTlB或ESD干擾且未經濾波處理的信號線布置在PCB的邊緣。

14.盡量采用地平面,使用地平面的信號線相對于不使用地平面的信號線來說將獲得15~20dB的衰減。

15.信號高頻信號和敏感信號進行包地處理,雙面板中使用包地技術將獲得10~15dB的衰減。

16.使用平衡線,屏蔽線或同軸線。

17.對騷擾信號線和敏感線進行濾波處理。

18.合理設置層和布線,合理設置布線層和布線間距,減小并行信號長度,縮短信號層與平面層的間距,增大信號線間距,減小并行信號線長度(在關鍵長度范圍內),這些措施都可以有效減小串擾。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4351

    文章

    23405

    瀏覽量

    406523

原文標題:好好讀術,PCB設計中防止串擾的方法不止3W規則

文章出處:【微信號:cn_maxwell,微信公眾號:快點PCB平臺】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    原理圖和PCB設計的常見錯誤

    在電子設計領域,原理圖和PCB設計是產品開發的基石,但設計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設計的常見錯誤,整理成一份實用的速
    的頭像 發表于 05-15 14:34 ?171次閱讀

    電子產品更穩定?捷多邦的高密度布線如何降低影響?

    在高速PCB設計,信號完整性、、信號損耗等問題直接影響電路板的性能穩定性。隨著5G通信、服務器、高速計算、汽車電子等行業對高頻、高速信號傳輸的需求增加,如何優化
    的頭像 發表于 03-21 17:33 ?259次閱讀

    PCB設計距離一樣時,你們知道電路板兩對過孔怎么擺最小嗎?

    的文章,例如(鏈接《過孔的設計孔徑是真的很重要,但高速先生也是真的不關心》)描述了單對過孔自身的設計對性能的影響。那我們這篇文章就來講講如何做好兩個過孔之間的PCB這個老大難的問
    發表于 02-26 09:40

    ADC電路的怎么解決?

    ,ADC是SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數字信號處理之后再畫到顯示屏上顯示實時波形。 調試發現顯示的信號,表現為某一路信號懸空之后,相鄰的那一路信號上就會出現噪聲。將采樣的時間延
    發表于 01-07 06:15

    博眼球還是真本事?參考平面不完整信號反而好

    的老演員1: 也可以從電磁場的角度來描述,繼續請出我們的老演員2: 那怎么做好傳輸線之間PCB設計呢,尤其更加敏感的微帶線。參
    發表于 11-11 17:27

    博眼球還是真本事?參考平面不完整信號反而好

    改善的設計方法據說兩種:很多人知道的方法:信號線之間通過“包地”改善
    的頭像 發表于 11-11 17:26 ?477次閱讀
    博眼球還是真本事?參考平面不完整信號<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    PCB設計的爬電距離:確保電路板安全可靠

    的安全性和可靠性。本文將深入探討什么是PCB設計爬電距離,以及在PCB設計的重要性。 什么是PCB設計爬電距離? PCB設計爬電距離是指在
    的頭像 發表于 09-26 09:39 ?952次閱讀

    高頻電路設計問題

    在高頻電路的精密布局,信號線的近距離平行布線往往成為引發“”現象的潛在因素。,這一術語描述的是未直接相連的信號線間因電磁耦合而產生
    的頭像 發表于 09-25 16:04 ?554次閱讀

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程,一條信號線上的信號對相鄰信號線產生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據耦合類型和位置的不同,信號
    的頭像 發表于 09-12 08:08 ?2585次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    緩解ADC存儲器方法

    電子發燒友網站提供《緩解ADC存儲器方法.pdf》資料免費下載
    發表于 09-06 10:15 ?0次下載
    緩解ADC存儲器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>

    pcb設計布局的要點是什么

    PCB設計,布局是一個非常重要的環節,它直接影響到電路的性能、可靠性和成本。以下是關于PCB布局的一些要點,這些要點將幫助您設計出高質量的PCB。 確定設計目標和要求 在開始布局之
    的頭像 發表于 09-02 14:48 ?756次閱讀

    pcb設計如何設置坐標原點

    PCB設計,坐標原點是一個非常重要的概念,它決定了PCB布局的起始位置和方向。 一、坐標原點的定義 坐標原點的概念 在PCB設計,坐標
    的頭像 發表于 09-02 14:45 ?4096次閱讀

    PCB設計PCB制板的緊密關系

    一站式PCBA智造廠家今天為大家講講PCB設計PCB制板什么關系?PCB設計PCB制板的關系。PC
    的頭像 發表于 08-12 10:04 ?917次閱讀

    PCB設計的EMC哪些注意事項

    一站式PCBA智造廠家今天為大家講講PCB layout的EMC設計應該注意哪些? PCB設計 emc注意事項。按照PCB設計流程,一個產品Layout完成之后,需要進入嚴格的評審環節,所設計的產品
    的頭像 發表于 06-12 09:49 ?936次閱讀

    PCB線路板制造中常見的錯誤哪些,如何避免?

    一站式PCBA智造廠家今天為大家講講避免常見pcb設計錯誤的方法哪些?避免常見PCB設計錯誤的方法。避免常見的
    的頭像 發表于 06-07 09:15 ?758次閱讀