無論是無線還是有線數據通信,保持傳輸可靠性都是高質量解決方案的基本要求。此類系統的關鍵構成部分在于高性能軟判決前向糾錯 (SD-FEC) 功能,發送(編碼器)和接收(解碼器)路徑都需要這個功能。
隨著數據帶寬的不斷提升,例如 5G 新無線電 (5G NR) 技術和有線電纜數據服務接口規范 3.1 (DOCSIS 3.1),上述系統對數據吞吐量要求極高,因此,SD-FEC 塊必須實現高效處理。
賽靈思推出業界首款可配置集成型 (SD-FEC) IP 塊
此類 SD-FEC 功能通常在高性能 FPGA 的可編程邏輯中實現。隨著為了支持數千兆位速率而進一步推進系統要求,性能、功耗和成本均成為了關鍵設計因素。相對于集成型解決方案而言,上述功能的軟實現不盡人意。
因此,賽靈思推出了業界首款可配置集成型 SD-FEC IP 塊,可實現:
緩解性能和吞吐量瓶頸 → 約 3 Gb/s 的峰值 LDPC 解碼吞吐量
大幅降低資源需求 → 每個 SD-FEC 實例減少約 10 萬 LUT
大幅降低功耗 → 轉向集成型解決方案,功耗降低 80%
圖 2:集成型 SD-FEC 與軟 LDPC 解碼器的功耗對比
采用 SD-FEC 功能集成成果的應用實例
如前所述,類似于 ASIC 的 SD-FEC 塊相對于軟實現而言能提高吞吐量,降低時延,并降低功耗。由于能夠為 Turbo 解碼的長期演進發展 (LTE) 以及 LTE-A 應用提供支持,因此構成了 4G 和 5G 前系統的低功耗解決方案。
利用低密度奇偶校驗 (LDPC) 對解碼和編碼的支持,我們能夠為無線市場的 5G 基帶和回傳平臺等應用提供支持。除 Zynq UltraScale+ RFSoC (ZU28DR) 系列中的 RF-ADC/DAC 之外,SD-FEC 還為 DOCSIS 3.1 標準的遠程 PHY 提供了極富吸引力的解決方案。
-
賽靈思
+關注
關注
33文章
1795瀏覽量
132107 -
可編程邏輯
+關注
關注
7文章
526瀏覽量
44560
原文標題:實現更低功耗的更高吞吐量 —— Xilinx業界首款可配置集成型 SD-FEC
文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
CY7C65211 作為 SPI 從機模式工作時每秒的最大吞吐量是多少?
如何在Visual Studio 2022中運行FX3吞吐量基準測試工具?
FX3進行讀或寫操作時CS信號拉低,在讀或寫完成后CS置高,對吞吐量有沒有影響?
高度集成、可配置的低靜態電流電源管理IC DA9072數據手冊

LZO Data Compression,高性能LZO無損數據壓縮加速器介紹,FPGA&ASIC
TMS320C6472/TMS320TCI6486的吞吐量應用程序報告

評論