完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>
標簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12600個 瀏覽:618619次 帖子:7908個
FPGA, CPU, GPU, ASIC區(qū)別,為什么使用FPGA?
PGA常年來被用作專用芯片(ASIC)的小批量替代品,然而近年來在微軟、百度等公司的數(shù)據(jù)中心大規(guī)模部署,以同時提供強大的計算能力和足夠的靈活性。
以FPGA為基礎的嵌入式圖像監(jiān)控系統(tǒng)的設計方案詳解
目前,圖像監(jiān)控系統(tǒng)大多采用PC和視頻采集卡作為系統(tǒng)主要部分,基于嵌入式技術的圖像監(jiān)控系統(tǒng)設備在我國還只是起步階 段,沒有成熟的產(chǎn)品應用。這一現(xiàn)狀的根本...
2018-07-19 標簽:FPGA嵌入式圖像監(jiān)控 1785 0
Intel發(fā)布全球首款集成HBM2顯存的FPGA,10倍于獨立DDR2顯存
AMD Fiji Fury系列顯卡首次商用了新一代高帶寬顯存HBM,大大提升帶寬并縮小空間占用,NVIDIA目前也已在其Tesla系列計算卡、Titan...
? 一、 軟件預設置 二、新建工程 三、添加源文件 四、添加管腳約束 五、添加GPIO 六、 PLL設置 七、IPM添加IP 八、 添加debug 九、...
2024-10-21 標簽:FPGA 1777 0
對于fifo來說,H的設置至關重要。既要保證功能性,不溢出丟數(shù),也要保證性能流水。深度設置過小會影響功能,過大又浪費資源。因此,總結(jié)下fifo設計中深度...
Altera在OFC 2014上推出400G以上OTN解決方案
Altera公司(Nasdaq: ALTR)今天發(fā)布兩款SoftSilicon? FPGA新平臺,為光傳輸設備生產(chǎn)商提供100吉比特(B100G)以上標...
基于嵌入式系統(tǒng)和Internet提高FPGA配置的效率和靈活性
在現(xiàn)今的數(shù)字系統(tǒng)設計中,以“嵌入式微控制器+FPGA”為核心的體系結(jié)構因其強大的處理能力和靈活的工作方式而被廣泛采用。
2019-05-16 標簽:微控制器fpga調(diào)制解調(diào)器 1776 0
基于DSP芯片ADSP-TS201S的X2V1000實現(xiàn)高速主機接口的應用設計
不同于以往簡單地使用一個CPLD進行粘合邏輯設計,本文提出了一種基于雙狀態(tài)機+Cache,預存預取的主機接口設計結(jié)構。在主機接口中設立了一個Cache,...
一個板子下來,3-6種時鐘需求常見,不同的頻率,不同的電平標準。硬件工程師做設計,不同板卡,各種設計混合在一塊,庫房有10多種晶振,時鐘驅(qū)動芯片,時鐘P...
AXI總線是一種多通道傳輸總線,將地址、讀數(shù)據(jù)、寫數(shù)據(jù)、握手信號在不同的通道中發(fā)送,不同的訪問之間順序可以打亂,用BUSID來表示各個訪問的歸屬。主設備...
完成項目需求分析、電路圖分析以及方案設計后,接下來可以進行FPGA設計了。如果用戶的計算機已安裝云源軟件GOWIN FPGA Designer,雙擊桌面...
賽靈思FPGA DIY系列(3):HDUSec-網(wǎng)絡行為分析監(jiān)控系統(tǒng)
HDUSec-網(wǎng)絡行為分析監(jiān)控是集分析、監(jiān)控、報警功能于一體的網(wǎng)絡行為監(jiān)控,通過本系統(tǒng)可以實現(xiàn)對局域網(wǎng)中用戶網(wǎng)絡行為的分析、監(jiān)控,并且能夠?qū)Ψ欠ü暨M行...
2012-12-13 標簽:FPGA賽靈思監(jiān)控系統(tǒng) 1775 0
芯片設計,環(huán)節(jié)眾多,每個環(huán)節(jié)都面臨很多挑戰(zhàn)。以相對較為簡單的數(shù)字集成電路設計為例設計多采用自頂向下設計方式,層層分解后包括: 需求定義:結(jié)合外部環(huán)境...
在我寫的大多數(shù)博客里,都演示或解釋了FPGA/SoC的設計細節(jié)技術。但是這篇文章將有所不同,因為在這里我要提出另外一個問題。
【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹(2)
【ALINX 技術分享】AMD Versal AI Edge 自適應計算加速平臺之 Versal 介紹,以及Versal 芯片開發(fā)流程的簡介。
現(xiàn)場可編程邏輯門陣列(FPGA)賦能下一代通信和網(wǎng)絡解決方案
5G的興起和數(shù)據(jù)中心的重構將更好和更多地集成和應用加速技術,這給通信和網(wǎng)絡設計人員帶來了巨大的壓力,要求他們?nèi)ゴ蛟烀棵肟商幚砗娃D(zhuǎn)發(fā)萬億字節(jié)數(shù)據(jù)的系統(tǒng)。
2020-12-16 標簽:fpga可編程邏輯通信網(wǎng)絡 1769 0
編輯推薦廠商產(chǎn)品技術軟件/工具OS/語言教程專題
電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術 | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |