完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。
文章:12600個(gè) 瀏覽:618657次 帖子:7908個(gè)
通過(guò)FPGA實(shí)現(xiàn)多種主流高速串行交換模塊研究設(shè)計(jì)
隨著FPGA應(yīng)用范圍的不斷擴(kuò)大以及對(duì)速度需求的不斷提升,集成高速串行模塊的FPGA已經(jīng)應(yīng)用于市場(chǎng)。以Xilinx的Virtex5系列為代表的集成GTP...
基于FPGA的嵌入式處理器的浮點(diǎn)系統(tǒng)
浮點(diǎn)算法不遵循整數(shù)算法規(guī)則,但利用 FPGA 或者基于 FPGA 的嵌入式處理器不難設(shè)計(jì)出精確的浮點(diǎn)系統(tǒng)。工程人員一看到浮點(diǎn)運(yùn)算就會(huì)頭疼,因?yàn)楦↑c(diǎn)運(yùn)算用...
事實(shí)上,除了這些傳統(tǒng)要求,在前兩代非易失FPGA產(chǎn)品的經(jīng)驗(yàn)基礎(chǔ)上,萊迪思半導(dǎo)體(Lattice Semiconductor)公司還認(rèn)識(shí)到需要靈活的片上非...
深入淺出玩轉(zhuǎn)FPGA視頻:Johnson計(jì)數(shù)器實(shí)驗(yàn)
計(jì)數(shù)器不僅能用于對(duì)時(shí)鐘脈沖計(jì)數(shù),還可以用于分頻、定時(shí)、產(chǎn)生節(jié)拍脈沖和脈沖序列以及進(jìn)行數(shù)字運(yùn)算等。但是并無(wú)法顯示計(jì)算結(jié)果,一般都是要通過(guò)外接LCD或LED...
2019-12-18 標(biāo)簽:fpga脈沖計(jì)數(shù)器 1845 0
基于DSP器件DSP56F803和XC95XL144實(shí)現(xiàn)通用板的設(shè)計(jì)
隨著電力電子市場(chǎng)需求與日俱增, 為了縮短電力電子硬件設(shè)計(jì)的開(kāi)發(fā)時(shí)間,本文設(shè)計(jì)開(kāi)發(fā)了DSP56F803通用板作為各種電力電子應(yīng)用的硬件開(kāi)發(fā)平臺(tái)。
基于Xilinx Virtex6 FPGA的通用軟件無(wú)線電平臺(tái)設(shè)計(jì)
近年來(lái)軟件無(wú)線電(SDR)得到了飛速的發(fā)展,在很多領(lǐng)域已顯示出其優(yōu)越性。本文的項(xiàng)目背景是通過(guò)軟件無(wú)線電方式實(shí)現(xiàn)數(shù)字音頻廣播(DAB)的基帶信號(hào)處理,這要...
不管通信還是機(jī)器學(xué)習(xí)、加密解密,算法都是很復(fù)雜的,如果試圖用 FPGA 完全取代 CPU,勢(shì)必會(huì)帶來(lái) FPGA 邏輯資源極大的浪費(fèi),也會(huì)提高 FPGA ...
創(chuàng)龍 TL6678ZH-EVM開(kāi)發(fā)板案例解析
TL6678ZH-EVM開(kāi)發(fā)板基于TI KeyStone架構(gòu)C6000系列TMS320C6678八核C66x定點(diǎn)/浮點(diǎn)DSP,以及Xilinx Zynq...
2022-12-06 標(biāo)簽:fpga頻譜開(kāi)發(fā)板 1841 0
最近幾年,F(xiàn)PGA這個(gè)概念越來(lái)越多地出現(xiàn)。例如,比特幣挖礦,就有使用基于FPGA的礦機(jī)。還有,之前微軟表示,將在數(shù)據(jù)中心里,使用FPGA“代替”CPU,等等。
力戰(zhàn)英特爾、英偉達(dá)_看FPGA大佬如何玩轉(zhuǎn)技術(shù)升級(jí)和收益
傳統(tǒng)應(yīng)用幾近飽和,新應(yīng)用還有待拓展,競(jìng)爭(zhēng)對(duì)手步步緊逼,盈利能力面臨挑戰(zhàn),這些難題要如何解決?看老牌FPGA玩家Xilinx是如何應(yīng)對(duì)的。
縮短MultiBoot流程中的回跳 (Fallback)時(shí)間
MultiBoot 是 FPGA 遠(yuǎn)程更新配置文件時(shí)一種非常普遍的應(yīng)用--為了確保安全,我們通常需要安排一個(gè) Golden Image,升級(jí)失敗后 FP...
基于可編程邏輯器件的PS/2鍵盤(pán)接口的實(shí)現(xiàn)方法
本文在分析 PS/2協(xié)議和 PS/2鍵盤(pán)工作原理與特點(diǎn)的基礎(chǔ)上,給出了在 ALTERA FLEX10K上對(duì) PS/2鍵盤(pán)接口的實(shí)現(xiàn)方法。
模塊的模板包括了輸入輸出信號(hào)列表、信號(hào)定義,組合邏輯和時(shí)序邏輯等,這是一個(gè)模塊常用的組件。學(xué)員只需要理解各個(gè)部分的意義,按要求來(lái)填空就可以,完全沒(méi)有必要...
FPGA設(shè)計(jì)有別于DSP和ARM系統(tǒng),相比之下較為靈活和自由。主要是設(shè)計(jì)構(gòu)思好專用管腳的電路,通用I/O的連接可以自身定義。因而,F(xiàn)PGA電路設(shè)計(jì)中會(huì)有...
2020-03-20 標(biāo)簽:fpga 1840 0
片上網(wǎng)絡(luò)Network-on-chip (NoC) 是一種應(yīng)用于大規(guī)模集成電路(VLSI)系統(tǒng)中的,一種新的片上系統(tǒng)(System-on-chip)的設(shè)計(jì)方法。
2017-02-11 標(biāo)簽:FPGA存儲(chǔ)器片上網(wǎng)絡(luò) 1839 0
FPGA(可編程邏輯門(mén)陣列)是一種集成電路芯片,具有可編程的數(shù)字邏輯功能。多功能數(shù)字鐘系統(tǒng)利用FPGA技術(shù)實(shí)現(xiàn)了時(shí)鐘的顯示、計(jì)時(shí)、報(bào)時(shí)等功能。本文將詳細(xì)...
今天給大俠帶來(lái)基于FPGA的CAN總線控制器的設(shè)計(jì),由于篇幅較長(zhǎng),分三篇。今天帶來(lái)第一篇,上篇,CAN 總線協(xié)議解析以及 CAN 通信控制器程序基本框架...
FPGA 在通信領(lǐng)域的應(yīng)用可以說(shuō)是無(wú)所不能,得益于 FPGA 內(nèi)部結(jié)構(gòu)的特點(diǎn),它可以很容易地實(shí)現(xiàn)分布式的算法結(jié)構(gòu),這一點(diǎn)對(duì)于實(shí)現(xiàn)無(wú)線通信中的高速數(shù)字信號(hào)...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |