CW117典型應用電路圖(一)
計算公式:Vo=1.25V(1+R2/R1)+IADJR2。
C1、C2≥ 1μ(獨石電容)、R1=120~240O(金屬膜)、R2<5K(金屬膜)、C3≤22μ鉭電容(必須考慮C3 的漏電阻。且Do 必須并存);50HZ 時濾波電容:CD≥ [1500~2000]μ×Io(A)。
輸出端一般不要接大的濾波電解電容,否則Di 應與之并存。在I/O 端并接有較大感性元件時、必須在對應端增加保護二極管DF/DL。(正常時不必接Di、Dl、Df;一般應用不必接C3 和Do。
CW117典型應用電路圖(二)
CW117典型應用電路圖(三)
CW117典型應用電路圖(四)
評論