女人自慰AV免费观看内涵网,日韩国产剧情在线观看网址,神马电影网特片网,最新一级电影欧美,在线观看亚洲欧美日韩,黄色视频在线播放免费观看,ABO涨奶期羡澄,第一导航fulione,美女主播操b

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何通過優(yōu)化RTL減少功耗

數(shù)字芯片實(shí)驗(yàn)室 ? 來源:數(shù)字芯片實(shí)驗(yàn)室 ? 2024-04-05 09:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著各種消費(fèi)類設(shè)備智能化的巨大增長,這些應(yīng)用正變得更加以數(shù)據(jù)為中心data-centric和計(jì)算密集型computation intensive。從IC設(shè)計(jì)的角度來看,這增強(qiáng)了早已經(jīng)存在的power vs area trade-off的挑戰(zhàn)。

對于功耗估算來說,架構(gòu)階段為時過早,物理設(shè)計(jì)階段為時已晚。有一種趨勢是在項(xiàng)目的RTL階段分析power hot spots。與后期分析相比,基于 RTL 的功耗分析更快、更容易執(zhí)行,迭代時間更短。

本文介紹了在 RTL 級別應(yīng)用的一些功耗優(yōu)化技術(shù)。

消費(fèi)類電器(電池驅(qū)動型)的大幅增加使功耗優(yōu)化成為大多數(shù)片上系統(tǒng) (SoC) 的基本需求。

VLSI行業(yè)的早期階段,功耗分析被認(rèn)為是一種后端活動。但隨著芯片復(fù)雜性的增加,必須將功耗分析轉(zhuǎn)移到前端階段,以確保正確的估計(jì)和優(yōu)化,僅在后端階段進(jìn)行優(yōu)化就無法滿足要求。

此外,動態(tài)功耗計(jì)算很大程度上取決于驅(qū)動到 SoC 的輸入激勵;因此,使用功能驗(yàn)證向量輸入進(jìn)行分析似乎是必須的。因此,業(yè)界開始在 RTL 階段進(jìn)行功耗分析。

ASIC設(shè)計(jì)的不同階段,都有功耗優(yōu)化的余地。

系統(tǒng)劃分為電壓域是在架構(gòu)階段完成的,即使在單個電壓域下也能進(jìn)行優(yōu)化。當(dāng)處理器處于休眠模式時,對電路進(jìn)行Power gating(喚醒邏輯除外)可減少功耗浪費(fèi)。這些是用于降低功耗的一些傳統(tǒng)方法。在多核處理器設(shè)計(jì)中,多個電壓域允許根據(jù)工作負(fù)載控制每個內(nèi)核的電源電壓。在較高電壓下工作的核以較高的頻率工作,而施加較低電壓的核可以使用較低的頻率。

內(nèi)存組織和模塊級時鐘門控則是架構(gòu)級優(yōu)化的另一個領(lǐng)域。

綜合階段的功耗降低歸因于晶體管尺寸調(diào)整和cell合并,以降低開關(guān)活動。另一種方法是將高開關(guān)活動的net分配給電容較低的引腳,將低開關(guān)活動的net分配給具有較高電容的邏輯引腳。綜合工具還通過將數(shù)據(jù)使能轉(zhuǎn)換為時鐘使能來實(shí)現(xiàn)時鐘門控。通過具有不同閾值電壓的cell映射設(shè)計(jì)中的非關(guān)鍵路徑和關(guān)鍵路徑來優(yōu)化漏電功耗。

RTL level的功耗優(yōu)化主要集中在降低register level的信號活動上。本文主要介紹 RTL 優(yōu)化,它從更精細(xì)的級別實(shí)現(xiàn)功耗的優(yōu)化控制。

II. 低功耗RTL

通常,實(shí)現(xiàn) RTL 功耗優(yōu)化包括對設(shè)計(jì)的以下方面進(jìn)行優(yōu)化。

寄存器級時鐘門控減少開關(guān)活動

基于有限狀態(tài)機(jī)(FSM)的上游和下游邏輯路徑門控

數(shù)據(jù)路徑未啟用時對數(shù)據(jù)路徑進(jìn)行門控

減少組合電路中的冗余活動

本節(jié)介紹一些優(yōu)化技術(shù),方案和編碼示例。

A. 時鐘門控

在模塊級別插入Clock gate是一種普遍的降低功耗的方法。但是,只有在功耗需求非常嚴(yán)格的情況下,才采用寄存器級的Clock gate,這是由于寄存器級的Clock gate也會增加面積成本。

為了在寄存器級別啟用Clockgate,對于RTL的編寫方式是有一定的要求的。另一種選擇是手動配置綜合工具,為選定的寄存器插入Clockgate。在復(fù)雜的設(shè)計(jì)中,第二種選擇是不可行的。在這種情況下,應(yīng)該利用RTL 的編寫方式自動綜合出Clockgate。

考慮場景,當(dāng) FIFO 滿并寫入時,生成 fifo wr 錯誤信號。示例代碼1不會綜合出Clock gate,而示例代碼2會綜合出Clock gate。

Listing 1. Code without CG Inference

always @(posedge clk or negedge reset)
if (reset = 0)
fifo_wr_err <= 0
else
fifo_wr_err <= fifo_full & fifo_wr_en ;

Listing 2. Code with CG Insertion

always @(posedge clk or negedge reset)
if (reset = 0)
fifo_wr_err <= 0
else
if (fifo_wr_en)
fifo_wr_err <= fifo_full;

1) 時鐘門控效率:在不研究時鐘門控效率的情況下插入Clockgate也可能會反方向增加功耗。需要根據(jù)以下因素估計(jì)時鐘門控效率

總線中被時鐘門控的比特?cái)?shù)

門控占總時鐘周期的百分比

數(shù)據(jù)在使能的Clockgate內(nèi)toggle

僅當(dāng)寄存器上的輸入發(fā)生變化時才啟用該門控。

Listing 3. Improved Clock Gating Efficiency

always @(posedge clk or negedge reset)
if (reset = 0)
fifo_wr_err <= 0
else
if (value_en)
fifo_wr_err <= nxt_fifo_wr_err;
assign nxt_fifo_wr_err = fifo_full & fifo_wr_en;
assign value_en = fifo_wr_err ? nxt_fifo_wr_err;

2) Clock Gating TradeOff:當(dāng)我們努力實(shí)現(xiàn) 100% 的時鐘門控效率時,系統(tǒng)的面積將會增加。為了避免這種情況,我們可以TradeOff。在這里,我們組合了多個寄存器的使能,允許觸發(fā)器輸入處會有些冗余切換。這種TradeOff的默認(rèn)值的建議是 3-4,這意味著在 3-4 個寄存器之間共享一個公共enable,但代價是Clock Gating效率降低。

寫入錯誤和讀取錯誤生成enable可以組合使用,以降低面積成本。

Listing 5. Combined Clock Gating Example 2

always @(posedge clk or negedge reset)
if (reset = 0)
fifo_wr_err <= 0
else
if (fifo_en)
fifo_wr_err <= nxt_fifo_wr_err;
always @(posedge clk or negedge reset)
if (reset = 0)
fifo_rd_err <= 0
else
if (fifo_en)
fifo_rd_err <= nxt_fifo_rd_err;
assign nxt_fifo_wr_err = fifo_full & fifo_wr_en;
assign nxt_fifo_rd_err = fifo_empty & fifo_rd_en;
assign fifo_en = fifo_wr_en | fifo_rd_en;

B. 基于FSM的控制

基于FSM狀態(tài)生成的信號可用于對發(fā)送和接收的所有邏輯進(jìn)行門控。

Listing 6. Enable Generation based on FSM

assign transmit_cg_en = ?state_tx[IDLE];
assign receive_cg_en = ?state_rx[IDLE];

C. 數(shù)據(jù)路徑運(yùn)算

數(shù)據(jù)路徑運(yùn)算模塊(如乘法器)可能會在輸入端進(jìn)行不必要的toggle,即使未啟用相應(yīng)的計(jì)算。因此,以下技術(shù)可降低功耗。

時鐘門控為數(shù)據(jù)路徑操作提供輸入的時序邏輯

在輸入端使用鎖存器或者使用使能門控輸入

Listing 7. Gating Data Operator Input Toggling Method1

always @(posedge clk or negedge reset)
if (reset = 0) begin
mul_in1 <= 0
mul_in2 <= 0
end
else
if (mul_en) begin
mul_in1 <= nxt_mul_in1;
mul_in2 <= nxt_mul_in2;
end

Listing 8. Gating Data Operator Input Method 2

assign mul_in1 = data_in1 &
{DATA_WIDTH{mul_en}};
assign mul_in2 = data_in2 &
{DATA_WIDTH{mul_en}};

D. 減少組合邏輯的toggle

組合邏輯的功耗可以通過避免不必要的輸入toggle來控制。這里可以考慮一個多路復(fù)用器作為示例,它是組合邏輯的常見模塊。

在下圖給出的示例電路中,我們有一個由兩個packetizers訪問的共享數(shù)據(jù)存儲器。在這里,我們確實(shí)有明顯的功耗浪費(fèi),因?yàn)楫?dāng)packetizer1 訪問數(shù)據(jù)時,packetizer2 的輸入將切換toggle,反之亦然。

338c6f52-eef9-11ee-a297-92fbcf53809c.jpg

功耗更優(yōu)化的設(shè)計(jì)將把輸入門控到packetizer中的 MUX。

339c7cb2-eef9-11ee-a297-92fbcf53809c.jpg

如果我們能把內(nèi)存拆分成幾個部分,我們就可以進(jìn)行更細(xì)粒度的gate,從而產(chǎn)生更有效的門控效率。但缺點(diǎn)是routing congestion和面積成本。

三、RTL功耗分析工具

ASIC 設(shè)計(jì)流程正在使用 RTL 分析工具在早期階段考慮分析功耗。

33a9fcde-eef9-11ee-a297-92fbcf53809c.jpg

RTL設(shè)計(jì)文件使用VCD、SAIF或FSDB格式的仿真激勵文件,針對時鐘和數(shù)據(jù)toggle產(chǎn)生的功耗進(jìn)行精心設(shè)計(jì)和分析。

審核編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5434

    瀏覽量

    124522
  • IC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    38

    文章

    1360

    瀏覽量

    105773
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4392

    瀏覽量

    222791
  • 片上系統(tǒng)
    +關(guān)注

    關(guān)注

    0

    文章

    188

    瀏覽量

    27293

原文標(biāo)題:通過優(yōu)化RTL減少功耗

文章出處:【微信號:數(shù)字芯片實(shí)驗(yàn)室,微信公眾號:數(shù)字芯片實(shí)驗(yàn)室】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    優(yōu)化 FPGA HLS 設(shè)計(jì)

    減少錯誤并更容易調(diào)試。然而,經(jīng)常出現(xiàn)的問題是性能權(quán)衡。在高度復(fù)雜的 FPGA 設(shè)計(jì)中實(shí)現(xiàn)高性能需要手動優(yōu)化 RTL 代碼,而這對于HLS開發(fā)環(huán)境生成的 RTL 代碼來說是不可能的。然而
    發(fā)表于 08-16 19:56

    IC芯片功耗有哪些降低方法? 

    :一是可以通過優(yōu)化布線減少功耗,互連正在開始支配開關(guān)功耗,就像在前幾個工藝節(jié)點(diǎn)支配時序一樣。今天,設(shè)計(jì)師有能力
    發(fā)表于 06-29 16:46

    IC功耗控制技術(shù)

    支配開關(guān)功耗,就像在前幾個工藝節(jié)點(diǎn)支配時序一樣。右圖表明了互連對總動態(tài)功耗的相對影響。今天,設(shè)計(jì)師有能力通過布線優(yōu)化減少
    發(fā)表于 10-08 22:06

    為什么要優(yōu)化FPGA功耗?

    無論從微觀到宏觀、從延長電池壽命到減少全球變暖的溫室效應(yīng)等等,各種不同因素都在迅速推動系統(tǒng)設(shè)計(jì)人員關(guān)注節(jié)能問題。一項(xiàng)有關(guān)設(shè)計(jì)優(yōu)先考慮事項(xiàng)的最新調(diào)查指出,大部分工程師已把功耗排在首位,或者是將其緊跟在性能、密度和成本之后。在功耗
    發(fā)表于 08-08 07:39

    RTL,RTL是什么意思

    RTL,RTL是什么意思 電阻晶體管邏輯電路 RTL電路-電
    發(fā)表于 03-08 11:19 ?1.4w次閱讀

    RTL功耗優(yōu)化

    在我們針對 PC 圖形、視覺計(jì)算和應(yīng)用處理器的高性能、低功耗設(shè)計(jì)方法中,RTL 功耗優(yōu)化是非常關(guān)鍵的一步。NVIDIA Corporation 硬件工程部總監(jiān) Dan Smith 講道
    發(fā)表于 09-11 11:40 ?9次下載
    <b class='flag-5'>RTL</b><b class='flag-5'>功耗</b><b class='flag-5'>優(yōu)化</b>

    ASIC低功耗設(shè)計(jì)詳解及相關(guān)書籍推薦

    功耗設(shè)計(jì)是一個整體的概念,意思是它在每個設(shè)計(jì)層次上都可以進(jìn)行功耗優(yōu)化——算法層次的優(yōu)化RTL級代碼的
    的頭像 發(fā)表于 02-02 17:20 ?6455次閱讀

    用Elaborated Design優(yōu)化RTL的代碼

    在Vivado FlowNavigator中有一個Elaborated Design,如下圖所示,屬于RTL Analysis這一步對應(yīng)的設(shè)計(jì)??赡芎芏喙こ處煻紱]有使用到,而實(shí)際上對于代碼優(yōu)化,它是很有幫助的。
    的頭像 發(fā)表于 10-21 10:56 ?5869次閱讀
    用Elaborated Design<b class='flag-5'>優(yōu)化</b><b class='flag-5'>RTL</b>的代碼

    如何降低面積和功耗?如何優(yōu)化電路時序?

    1、如何降低功耗? (1) 優(yōu)化方向: 組合邏輯+時序邏輯+存儲 (2) 組合邏輯: ??(a)通過算法優(yōu)化的方式減少門電路 ??(b)模塊
    發(fā)表于 02-11 15:30 ?2次下載
    如何降低面積和<b class='flag-5'>功耗</b>?如何<b class='flag-5'>優(yōu)化</b>電路時序?

    RTL設(shè)計(jì)中如何做到低功耗設(shè)計(jì)

    做芯片第一應(yīng)該關(guān)注的是芯片的PPA(Performance, Power, Area),本篇淺顯的部分討論,第二個 P,Power功耗,在RTL設(shè)計(jì)中如何做到低功耗設(shè)計(jì),對于移動設(shè)備續(xù)航的十分重要,不要讓你的芯片徒增
    的頭像 發(fā)表于 04-13 08:12 ?2440次閱讀

    如何降低設(shè)備功耗,降低采集設(shè)備功耗的幾種方法

    如何降低設(shè)備功耗,降低采集設(shè)備功耗的幾種方法 工程監(jiān)測傳感器 以下是降低數(shù)采設(shè)備功耗的一些方法: 優(yōu)化硬件設(shè)計(jì):通過選擇低
    的頭像 發(fā)表于 10-11 09:29 ?2316次閱讀

    英諾達(dá)發(fā)布RTL功耗分析工具助推IC高能效設(shè)計(jì)

    英諾達(dá)發(fā)布了自主研發(fā)的EnFortius?凝鋒?RTL功耗分析工具,可以在IC設(shè)計(jì)流程早期對電路設(shè)計(jì)進(jìn)行優(yōu)化。
    的頭像 發(fā)表于 11-01 10:28 ?1210次閱讀

    英諾達(dá)發(fā)布RTL功耗分析工具,助推IC高能效設(shè)計(jì)

    (摘要:英諾達(dá)發(fā)布了自主研發(fā)的EnFortius?凝鋒?RTL功耗分析工具,可以在IC設(shè)計(jì)流程早期對電路設(shè)計(jì)進(jìn)行優(yōu)化。) (2023年11月1日,四川成都)英諾達(dá)(成都)電子科技有限公司發(fā)布了
    發(fā)表于 11-01 09:51 ?668次閱讀

    通過優(yōu)化補(bǔ)償最大限度地減少導(dǎo)通時間抖動和紋波

    電子發(fā)燒友網(wǎng)站提供《通過優(yōu)化補(bǔ)償最大限度地減少導(dǎo)通時間抖動和紋波.pdf》資料免費(fèi)下載
    發(fā)表于 08-26 11:34 ?0次下載
    <b class='flag-5'>通過</b><b class='flag-5'>優(yōu)化</b>補(bǔ)償最大限度地<b class='flag-5'>減少</b>導(dǎo)通時間抖動和紋波

    英諾達(dá)推出RTL功耗優(yōu)化工具

    英諾達(dá)(成都)電子科技有限公司隆重推出芯片設(shè)計(jì)早期RTL功耗優(yōu)化工具—EnFortius RTL Power Explorer(ERPE),該工具可以高效、全面地在
    的頭像 發(fā)表于 03-20 17:06 ?568次閱讀