(文章來源:快科技)
說起西部數據,大家第一個想到的肯定是硬盤,但其實在CPU處理器領域,西數也是鉆研頗深,2018年底就發布了基于RISC-V指令集的自主通用架構SweRV、開源的SweRV指令集模擬器(ISS),并向第三方芯片廠商開放。
西數SweRV是一種32位順序執行架構,雙路超標量設計,9級流水線,支持SMT同步多線程。第一個版本Swe Core EH1采用臺積電28nm工藝制造,運行頻率高達1.8GHz,模擬性能可達4.9 CoreMark/MHz,略高于ARM A15。
今天,西數發布了兩款新的SweRV核心產品SweRV Core EH2、SweRV Core EL2,都屬于微控制器專用CPU。
SweRV Core EH2基本架構不變,工藝升級為臺積電16nm FinFET造,以獲得性能、功耗、面積的最佳平衡,模擬性能提升29%達到6.3 CoreMark/MHz,內核面積縮小39%僅為0.067平方毫米。它依然可用于SSD控制器等領域,而更強的性能、更小的面積使其應用潛力更大。
SweRV Core EL2是一個超級精簡版,還是32位順序架構、16nm工藝,但改成單路超標量、4級流水線、單線程,內核面積只有區區0.023平方毫米,性能約3.6 CoreMarks/MHz。
它主要用于取代控制器SoC中的時序邏輯、狀態機,它們都必須盡可能的小。西數表示,EH1、EH2、EL2核心都會在近期出現在大量產品中,但沒有透露具體名單(或許自家SSD主控?),而這些核心都會繼續對外開放,以壯大RISC-V的生態。
此外,西數還發布了基于以太網OminXtend的緩存一致性技術的硬件參考設計,開發者可引入自己的芯片設計中,比如GPU、FPGA、機器學習加速器等等。西數已將此設計交給芯片聯盟(Chips Alliance),后者今后將負責OmniXtend協議的進一步開發。
(責任編輯:fqj)
-
西部數據
+關注
關注
5文章
541瀏覽量
47306 -
RISC-V
+關注
關注
46文章
2573瀏覽量
48839
發布評論請先 登錄
大象機器人攜手進迭時空推出 RISC-V 全棧開源六軸機械臂產品
關于RISC-V芯片的應用學習總結
RISC-V MCU技術
西部數據發布超高速、大容量存儲新品
RISC-V架構及MRS開發環境回顧
《RISC-V能否復制Linux 的成功?》
什么是RISC-V?以及RISC-V和ARM、X86的區別
RISC-V,即將進入應用的爆發期
加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來 !

RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

評論